为什么我不能使用x1线为收发器组中的高于6.5536 Gbps的Arria V器件收发器通道提供时钟,但是在使用Quartus II 15.0.1及更早版本时跨越三重态边界?-Altera-Intel社区-FPGA CPLD-ChipDebug

为什么我不能使用x1线为收发器组中的高于6.5536 Gbps的Arria V器件收发器通道提供时钟,但是在使用Quartus II 15.0.1及更早版本时跨越三重态边界?

由于Quartus®II15.0 Update 1及更早版本中的错误,Fitter将阻止您在收发器bank内为Arria®V器件收发器通道提供高于6.5536 Gbps的时钟,但跨越三重边界。

解决/修复方法

若要解决此问题,您可以安装Quartus II软件15.0 Update 1,然后从以下链接下载并安装补丁1.07。

计划在Quartus II软件的未来版本中修复此问题。

请登录后发表评论

    没有回复内容