您可以通过执行以下步骤将自己的自定义实体添加到DSP Builder设计中:
- 在硬件描述语言(HDL)文件中定义自定义实体。
- 无论您的设计是使用sclr还是时钟,都将同步清除(
sclr
)和时钟声明为实体中的输入。这些输入将布线至全局时钟引脚和全局同步清零引脚。如果实体不需要时钟和/或全局同步清除,仍然将这些信号声明为输入并使它们保持未连接状态。 - 创建.mdl文件并将其存储在与步骤1中的HDL文件相同的目录中。
- 在MDL文件中创建子系统块,并为其指定与自定义实体相同的名称。
- 分配子系统块的输入和输出与自定义实体的输入和输出的名称相同。您不必在子系统块中为sclr和clock创建输入。
- 在子系统块中,将所有输入和输出连接到“黑盒输入输出”类型的Altbus块。
- 在子系统块中,描述自定义实体的功能。为了描述定制模块的功能,你可以使用从现有的库中的任何块(即,Simulink的库,在Altera®库,通讯模块库库等)。
没有回复内容