内部错误:子系统:FIOMGR,文件:/ quartus/fitter/fiomgr/fiomgr_reserve_pin_op_impl.cpp,行:5002-Altera-Intel社区-FPGA CPLD-ChipDebug

内部错误:子系统:FIOMGR,文件:/ quartus/fitter/fiomgr/fiomgr_reserve_pin_op_impl.cpp,行:5002

当针对MAX®10器件并将默认IO标准设置为3.0V或3.3V时,Quartus®II软件可能会产生此内部错误。

解决/修复方法

在Quartus II软件中,从器件和引脚选项中选择2.5V或更低的默认IO标准,然后使用Assignment Editor或Pin Planner为相应的引脚分配所需的3.3V或3.0V IO标准。

计划在Quartus II软件的未来版本中修复此问题。

请登录后发表评论

    没有回复内容