为什么DDR2高性能(HP)控制器仿真没有显示从CKE变为高电平到第一次预充电(PCH)命令的400ns延迟,即使我已经指定了200us的tINIT时间?-Altera-Intel社区-FPGA CPLD-ChipDebug

为什么DDR2高性能(HP)控制器仿真没有显示从CKE变为高电平到第一次预充电(PCH)命令的400ns延迟,即使我已经指定了200us的tINIT时间?

如果您为“自动校准仿真选项”选择了“快速校准”,即使您指定了300us的tINIT时间,DDR2 HP控制器仿真也不显示200us的tINIT时间以及从CKE变为高PCH命令的400ns延迟在DDR2 HP控制器的IP Megawizard中。这只是一种仿真行为,不会出现在硬件中。

您应该选择“完全校准(长仿真时间)”如果您想在仿真中等待400ns。

请登录后发表评论

    没有回复内容