内部错误:子系统:VPR20KMAIN,文件:/ quartus/fitter/vpr20k/altera_arch_common/altera_arch_route_common.c,行:5472-Altera-Intel社区-FPGA CPLD-ChipDebug

内部错误:子系统:VPR20KMAIN,文件:/ quartus/fitter/vpr20k/altera_arch_common/altera_arch_route_common.c,行:5472

由于Quartus®II11.1 SP2及更早版本中的问题,在编译包含FIR Compiler II宏功能的设计并针对Arria®II器件时,您可能会看到此错误。

解决/修复方法

若要解决此问题,在MegaWizard™插件管理器中,将设计实现设置小/中RAM块阈值从-1更改为任何正整数。

从Quartus II软件版本12.0 SP1开始修复此问题。

请登录后发表评论

    没有回复内容