使用GTL +和SSTL等I / O标准时,应在哪里将VREF引脚放在APEX®20KE器件上?-Altera-Intel社区-FPGA CPLD-ChipDebug

使用GTL +和SSTL等I / O标准时,应在哪里将VREF引脚放在APEX®20KE器件上?

需要VREF引脚的I / O标准是GTL +,高速收发器逻辑(HSTL)I类,SSTL-2 I类和II类,SSTL-3 I类和II类,AGP和CTT。 APEX 20KE器件支持的所有其他I / O标准(LVDS,LVTTL和其他标准)不需要VREF引脚。

VREF引脚是用户可编程的。用于特定标准的APEX 20KE bank上的任何用户I / O引脚都可以保留为VREF引脚。

请登录后发表评论

    没有回复内容