时钟视频输入II IP核14.1中不支持的信号-Altera-Intel社区-FPGA CPLD-ChipDebug