为什么我的PLL动态重配置(扫描)信号不再出现在我的SOPC Builder系统的顶层?-Altera-Intel社区-FPGA CPLD-ChipDebug

为什么我的PLL动态重配置(扫描)信号不再出现在我的SOPC Builder系统的顶层?

在Quartus®II7.1版中,PLL动态重配置(扫描)信号未正确导出到SOPC Builder系统的顶层。如果您的设计需要这些信号,则必须在SOPC Builder系统之外创建PLL,并根据需要将信号连接到altpll_reconfig宏功能。

这在Quartus II 7.2及更高版本中得到修复。

请登录后发表评论

    没有回复内容