如果在外部PLL模式下使用ALTLVDS_RX和ALTLVDS_TX,如何确定所需时钟的相移和占空比?-Altera-Intel社区-FPGA CPLD-ChipDebug

如果在外部PLL模式下使用ALTLVDS_RX和ALTLVDS_TX,如何确定所需时钟的相移和占空比?

通过首先使用内部PLL编译ALTLVDS_RX或ALTLVDS_TX的示例设计,在外部PLL模式下使用ALTLVDS_RX和ALTLVDS_TX时,可以确定所需时钟的相移和占空比。使用Quartus®II软件用于配置示例设计中的内部PLL的设置作为您在外部PLL中输入的设置。

要检查“Fitter”报告中的PLL设置,请展开“ 资源”部分,然后展开“ PLL Usage” 。该报告显示了ALTLVDS_RX和ALTLVDS_TX接口所需时钟的占空比,相移和时钟频率。然后,您可以将这些参数用于设计中的外部PLL设置。

请登录后发表评论

    没有回复内容