当我在Quartus II 2.1 SP2及更早版本中定位DSP模块时,乘法器是否仿真不正确?-Altera-Intel社区-FPGA CPLD-ChipDebug