无法仿真针对Cyclone IV GX器件的CPRI IP核VHDL模型中的自动速率协商-Altera-Intel社区-FPGA CPLD-ChipDebug

无法仿真针对Cyclone IV GX器件的CPRI IP核VHDL模型中的自动速率协商

如果为针对Cyclone IV GX器件的CPRI MegaCore功能生成VHDL仿真模型,则无法使用它来仿真自动速率协商。

此问题影响所有CPRI MegaCore功能VHDL仿真模型,其中启用了自动速率协商,目标是Cyclone IV GX器件

此问题仅影响仿真。

解决/修复方法

此问题没有解决方法。要仿真自动速率协商,请生成并仿真Verilog HDL仿真模型。

此问题已在CPRI MegaCore功能的12.0版中修复。

请登录后发表评论

    没有回复内容