保留Arria II GZ器件上P​​CI Express硬IP变化的IP编译器时间违规-Altera-Intel社区-FPGA CPLD-ChipDebug

保留Arria II GZ器件上P​​CI Express硬IP变化的IP编译器时间违规

针对Arria II GZ器件的PCI Express硬核IP变体的IP编译器具有影响仿真的保持时间违规。该警告是由硬IP块中针对tl_cfg_sts信号的不正确的时序模型设置引起的。

此问题会影响针对Arria II GZ器件的所有针对PCI Express硬核IP变体的IP编译器。

解决/修复方法

此问题没有解决方法。

在PCI Express的IP编译器11.0版中修复了此问题。

请登录后发表评论

    没有回复内容