RapidIO II MegaCore功能用户指南包含有关端口0错误和状态CSR的错误信息-Altera-Intel社区-FPGA CPLD-ChipDebug

RapidIO II MegaCore功能用户指南包含有关端口0错误和状态CSR的错误信息

根据RapidIO II MegaCore功能用户指南 ,以下三种链路协议违规中的任何一种都会导致RapidIO II IP内核输入端口转换到输入错误停止状态,设置Port 0 Error and Status CSRIN_ERR_STOP位(偏移量0x158) ):

意外的packet-accepted控制符号

意外的packet-retry控制符号

意外的packet-not-accepted控制符号

但是,这些条件不会影响输入端口。相反,它们会导致RapidIO II输出端口转换到输出错误停止状态,并设置Port 0 Error and Status CSROUT_ERR_STOP

有关此寄存器的PORT_ERR字段的准确定义的信息,请参阅RapidIO II IP核链接响应超时行为文档RapidIO II MegaCore功能 不匹配 用户指南错误地指示链接响应与port_status错误值导致致命错误

解决/修复方法

此问题没有解决方法。确保使用此错误中的说明解释端口0错误和状态CSR中的值。

RapidIO II MegaCore功能用户指南版本14.0中已修复此问题。

请登录后发表评论

    没有回复内容