Cyclone V SoC器件中硬LPDDR2接口的时序收敛可能不太稳定Altera_wiki6年前发布80 此问题会影响LPDDR2产品。 针对Cyclone V SoC器件的硬LPDDR2接口可能难以实现时序收敛。 解决/修复方法 此问题没有解决方法。 此问题已在版本13.1中修复。 FPGA-CPLDIntel/AlteraSoCs英特尔/阿尔特拉
没有回复内容