Quartus 10.0编译中的LVDS频率(慢速时钟,快速时钟)不正确,影响Stratix V的POS-PHY Level 4(SPI-4.2)-Altera-Intel社区-FPGA CPLD-ChipDebug