Quartus 10.0编译中的LVDS频率(慢速时钟,快速时钟)不正确,影响Stratix V的POS-PHY Level 4(SPI-4.2)Altera_wiki6年前发布110该帖子内容已隐藏,请评论后查看登录后继续评论登录注册FPGA-CPLDIntel/AlteraSoCs英特尔/阿尔特拉
没有回复内容