当CDR参考时钟频率为166.67 MHz时,数据速率为12.5 Gbps的HMC控制器IP核无法与HMC器件链接Altera_wiki6年前发布70该帖子内容已隐藏,请登录后查看登录后继续查看登录注册FPGA-CPLDIntel/AlteraSoCs英特尔/阿尔特拉
没有回复内容