当CDR参考时钟频率为166.67 MHz时,数据速率为12.5 Gbps的HMC控制器IP核无法与HMC器件链接-Altera-Intel社区-FPGA CPLD-ChipDebug