错误(169032):I / O bank QL 包含具有I / O标准的输入或双向引脚,使得无法为Bank选择合法的VCCIO值-Altera-Intel社区-FPGA CPLD-ChipDebug

错误(169032):I / O bank QL 包含具有I / O标准的输入或双向引脚,使得无法为Bank选择合法的VCCIO值

可能会遇到用于使用LVDS I / O标准的Cyclone IV GX器件收发器的输入引脚以下的Quartus®II适配器错误。

“错误(169032):I / O bank QL < n >包含具有I / O标准的输入或双向引脚

这是Quartus II已知问题,将在未来的Quartus II版本中修复。

解决/修复方法

为Cyclone IV GX收发器输入引脚分配1.5V PCML I / O标准。
请登录后发表评论

    没有回复内容