以下是用于实现VSEC寄存器使用的框架。
解决/修复方法
1)使用内部RAM在FPGA架构中设置VSEC内存。
2)在Altera®的供应商专用(VSEC)扩展功能标头 (偏移量0x200),组比特[31:20]到0x400的(对于HardIP保留的空间,其他保留位置也可)
3)解码目标范围为0x400的TLP加上(+)新VSEC能力所需的内存大小
4)确保通过应用层逻辑对VSEC存储器进行解码和编码
以下是用于实现VSEC寄存器使用的框架。
1)使用内部RAM在FPGA架构中设置VSEC内存。
2)在Altera®的供应商专用(VSEC)扩展功能标头 (偏移量0x200),组比特[31:20]到0x400的(对于HardIP保留的空间,其他保留位置也可)
3)解码目标范围为0x400的TLP加上(+)新VSEC能力所需的内存大小
4)确保通过应用层逻辑对VSEC存储器进行解码和编码
没有回复内容