JESD204B IP核客户测试平台或设计实例测试平台 – 使用Aldec Riviera Simulator时Arria 10变体的仿真失败-Altera-Intel社区-FPGA CPLD-ChipDebug