串行数字接口(SDI)和SDI II收发器参考时钟钳位误差-Altera-Intel社区-FPGA CPLD-ChipDebug

串行数字接口(SDI)和SDI II收发器参考时钟钳位误差

当您将收发器参考时钟xcvr_refclk连接到分数锁相环(fpll)的输出计数器时,针对Cyclone V器件的SDI和SDI II设计将遇到更合适的误差。您将收到以下错误消息:

“无法放置全球或区域时钟驱动程序。”

解决/修复方法

要解决此问题,请按照下列步骤操作:

打开文件<design_name> _0002.v并搜索altera_xcvr_reset_control模块。

收发器参考时钟xcvr_refclk驱动时钟输入,尽管连接来自PHY适配器phy_adapter。

在SDI或SDI II内核的顶层创建另一个输入时钟。 altera_xcvr_reset_control的时钟端口连接到这个新创建的输入时钟。在外部,此输入时钟可由另一个时钟源或fpll的另一个输出计数器驱动。

此问题已在SDI和SDI II MegaCore功能的13.0 SP1版中得到修复。

请登录后发表评论

    没有回复内容