为什么会出现错误消息“错误:差分I / O输出引脚”  “被分配到非差异位置”  “-Altera-Intel社区-FPGA CPLD-ChipDebug

为什么会出现错误消息“错误:差分I / O输出引脚” “被分配到非差异位置”

由于的Quartus®错误II 10.1sp1和以前的版本中,如果重新生成的PCI Express®从x1通道核心,多条车道,如X4或x8, 软件可能无法更新<变种> _serdes.v(的.vhd)文件。因此,某些上部通道未连接到收发器物理通道,并且 适配器将使用类似于以下内容的消息进行错误输出:

  • 错误:差分I / O输出引脚pcie_tx1_o_pin被分配给非差分位置P2。但是,必须将其分配给差分输入位置File:<path / file_name>
  • 错误:差分I / O输入引脚pcie_rx1_i_pin被分配给非差分位置T2。但是,必须将其分配给差分输入位置File:<path / file_name>

要解决此问题,请从工作目录中删除<variant> _serdes.v(.vhd)文件并重新生成核心。

这个问题将在Quartus II软件的未来版本中修复。

请登录后发表评论

    没有回复内容