Scatter-Gather DMA配置窗口中的“FIFO深度”下拉设置不会影响组件的内部FIFO深度。这个设置是在Quartus II设计软件7.1中引入的。 SGDMA组件使用以下公式来确定内部FIFO深度:
FIFO深度= 128 *(32 /(数据宽度* 2))
例如,如果将SGDMA配置为32位传输,则FIFO深度将为64.在将来的版本中,FIFO深度将显示在SGDMA配置菜单中。
相关解决方案
- 为什么在更新描述符之前触发了描述符聚合的Scatter-Gather DMA控制器核心(SG-DMA)IRQ?
- 为什么SGDMA有时会执行破坏性写入?
- 为什么我的Scatter-Gather DMA控制器核心从接口的每个寄存器都需要256字节?
- 为什么Scatter-Gather DMA控制器核心(SG-DMA)将所有数据视为大端?
- 为什么Scatter-Gather DMA(SG-DMA)控制器核心意外重启?
- 为什么在设置繁忙状态时,Scatter-Gather DMA(SG-DMA)控制器核心的下一个描述符寄存器不会更新?
- 如果启用了突发传输,为什么Scatter-Gather DMA(SG-DMA)控制器内核会无限期地停止?
- 为什么我使用Scatter-Gather DMA控制器核心(SG-DMA)获得损坏的数据读取结果?
没有回复内容