RapidIO II IP内核无法在x4或x2通道配置中始终如一地连接-Altera-Intel社区-FPGA CPLD-ChipDebug

RapidIO II IP内核无法在x4或x2通道配置中始终如一地连接

当RapidIO II IP内核配置为x4或x2时,它会间歇性地无法链接到最大通道,从而导致回退到x1模式。这是因为对齐状态机无法成功去除通道。这是一个间歇性的问题。

这会影响所有器件系列。

解决/修复方法

重置RapidIO II IP内核以重新启动端口初始化。您可以为早于16.1的Quartus Prime软件版本请求补丁。

请登录后发表评论

    没有回复内容