如何计算Cyclone V SoC的调整峰值性能(APP)?-Altera-Intel社区-FPGA CPLD-ChipDebug

如何计算Cyclone V SoC的调整峰值性能(APP)?

美国商务部工业和安全局(2006年12月)参考了“调整峰值性能从业者指南”的文件,调整后的峰值性能(APP)是“数字计算机”执行的调整峰值率64位或更大的浮点加法和乘法。由于Cyclone V SoC使用ARM Cortex-A9 HPS和浮点单元完全支持单精度和双精度操作,因此APP适用于基于Cyclone V SoC的FPGA和HPS的系统度量。

APP以加权TeraFLOPS(WT)表示,以每秒10 ^ 12个调整浮点运算为单位,并按下式计算:

APP = W1×R1 + W2×R2 + + Wn×Rn

对于APP限制符合美国商务部工业和安全局的出口法规和政策,请参阅http://www.bis.doc.gov/

解决/修复方法

ARM HPS的计算:

对于Cyclone V FPGA:

Cyclone V SoC的APP = ARM HPS的APP + Cyclone V FPGA的APP

笔记:

请登录后发表评论

    没有回复内容