为什么我不能在Quartus 13.1中仿真用于PCI Express的Arria II IP编译器?-Altera-Intel社区-FPGA CPLD-ChipDebug

为什么我不能在Quartus 13.1中仿真用于PCI Express的Arria II IP编译器?

HardCopy®IV和Stratix®II支持已从13.1中删除。您可能会看到如下所示的错误:

#**错误:(vlog-7)在读取模式下无法打开设计单元文件“/tools/acds/13.1/162/linux64/quartus/eda/sim_lib/stratixiigx_hssi_atoms.v”。

在Quartus®II13.1中,您必须修改仿真脚本,如下所述。

解决/修复方法

需要修改runtb.do文件:

更换

vlib stratixiigx_hssi_ver vlog -work stratixiigx_hssi_ver /eda/sim_lib/stratixiigx_hssi_atoms.v

vlib stratixiigx_hssi_ver

删除或注释掉:

vlib hardcopyiv_hssi_ver

vlib hardcopyiv_pcie_hip_ver

删除或注释掉来自的硬拷贝引用

EVAL VSIM -novopt -t PS -L altera_mf_ver -L lpm_ver -L sgate_ver -L stratixiigx_hssi_ver -L stratixiv_hssi_ver -L stratixiv_pcie_hip_ver -L arriaii_hssi_ver -L arriaii_pcie_hip_ver -L arriaiigz_hssi_ver -L arriaiigz_pcie_hip_ver -L cycloneiv_hssi_ver -L cycloneiv_pcie_hip_ver -L hardcopyiv_hssi_ver -L hardcopyiv_pcie_hip_ver PCIE_JAVA_STR_RPL_TOP_chaining_testbench

EVAL VSIM -novopt -t PS -L altera_mf_ver -L lpm_ver -L sgate_ver -L stratixiigx_hssi_ver -L stratixiv_hssi_ver -L stratixiv_pcie_hip_ver -L arriaii_hssi_ver -L arriaii_pcie_hip_ver -L arriaiigz_hssi_ver -L arriaiigz_pcie_hip_ver -L cycloneiv_hssi_ver -L cycloneiv_pcie_hip_ver -L PCIE_JAVA_STR_RPL_TOP_chaining_testbench

其中PCIE_JAVA_STR_RPL_TOP_chaining_testbench是top_chaining_testbench的名称

此问题将在Quartus II软件的未来版本中修复。

请登录后发表评论

    没有回复内容