当我在某些Cyclone®II器件中实例化Quartus®II软件版本6.1 DDR2控制器时,为什么会出现“无法适应设计中的设计”错误?-Altera-Intel社区-FPGA CPLD-ChipDebug

当我在某些Cyclone®II器件中实例化Quartus®II软件版本6.1 DDR2控制器时,为什么会出现“无法适应设计中的设计”错误?

对于某些Cyclone II器件,在Quartus II 6.1软件中实例化DDR2控制器时,可能会收到“无法在器件中设计”错误。这是由于Quartus II 6.1软件DDR2MegaCore®功能产生的约束问题。要修复此错误,请使用 mySupport 为PC和Linux版本请求Quartus II软件版本6.1的补丁0.02。此问题计划在Quartus II软件7.0中修复。

请登录后发表评论

    没有回复内容