RapidIO II IP核端口0控制2 CSR数据速率支持和启用字段均具有值1-Altera-Intel社区-FPGA CPLD-ChipDebug

RapidIO II IP核端口0控制2 CSR数据速率支持和启用字段均具有值1

RapidIO II IP内核Port 0 Control 2 CSR (偏移量0x154)的_GB_SUPPORT_GB_ENABLE字段默认设置为值1.但是,对于等于或低于此值的数据速率,这些字段只应设置为值1您在RapidIO II参数编辑器中为最大波特率指定的值。

解决/修复方法

此问题没有解决方法。不要依赖Port 0 Control 2 CSR的数据速率_SUPPORT_ENABLE字段。由于RapidIO II IP内核不支持数据速率发现,因此IP内核的启动数据速率始终是您在RapidIO II参数编辑器中为最大波特率指定的速率

此问题已在RapidIO II IP内核的14.1版中得到修复。

请登录后发表评论

    没有回复内容