使用Quartus II 12.0sp1及更早版本时,为什么Arria V GX Custom PHY IP rx_signaldetect信号在硬件中处于高位?Altera_wiki6年前发布70该帖子内容已隐藏,请登录后查看登录后继续查看登录注册FPGA-CPLDIntel/AlteraSoCs英特尔/阿尔特拉
没有回复内容