用于RLDRAM II的基于Nios II的定序器要求突发长度为8-Altera-Intel社区-FPGA CPLD-ChipDebug