使用ATX PLL时,为什么不能在Stratix IV GX器件上为VCCA_L / R选择2.5v?-Altera-Intel社区-FPGA CPLD-ChipDebug

使用ATX PLL时,为什么不能在Stratix IV GX器件上为VCCA_L / R选择2.5v?

在Stratix®IVGX器件上,使用ATX PLL时,VCCA_L / R必须为3.0V。使用ATX PLL时,VCCA_L / R的2.5V选项不可用。

尝试将2.5V用于VCCA_L / R将导致以下错误。

错误:GXB中央控制单元(CCU)“<path> | atx_pll_cent_unit”无法放置到位置“<location>”,因为其侧面仿真VCCEH设置3.0V与应用于以下原子的侧向功率约束“2.5V”冲突

请登录后发表评论

    没有回复内容