哪种Altera®器件具有低压差分信号(LVDS)支持? (APEX TM)-Altera-Intel论坛-FPGA CPLD-ChipDebug

哪种Altera®器件具有低压差分信号(LVDS)支持? (APEX TM)

EP20K30E至EP20K200E器件

球栅阵列(BGA)和FineLine BGA TM封装中的这些器件支持LVDS时钟输入。即使使用单端数据,您也可以选择使用LVDS时钟,因为它具有更好的抗噪性。具有PLL的器件可以驱动LVDS时钟并接受LVDS反馈。

EP20K300E器件

该器件采用BGA和FineLine BGA封装,支持LVDS时钟输入,输出和反馈。带或不带PLL的器件支持16个LVDS输入和16个LVDS输出,工作在x1模式。具有PLL的器件可以驱动LVDS时钟并接受LVDS反馈。

EP20K400E至EP20K1500E器件

这些器件支持LVDS时钟输入,输出和反馈。带或不带PLL的器件支持16个LVDS输入和16个LVDS输出,工作在x1模式。具有PLL的器件包括完整的LVDS支持,包括以x1,x4,x7或x8模式工作的16个输入和16个输出。

具有锁相环(PLL)的器件在订购代码中用“X”后缀表示(例如,EP20K400EBC652-1X)。
有关在APEX 20KE器件中使用LVDS的更多信息,请参阅APEX 20KE器件中的使用LVDS白皮书
请登录后发表评论

    没有回复内容