首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
发布
开通会员
开通黄金会员
全站资源约8折购买
部分内容免费阅读
VIP用户专属版块
开通黄金会员
开通钻石会员
全站资源约6折购买
部分内容免费阅读
VIP用户专属版块
一对一技术指导
开通钻石会员
开通会员 尊享会员权益
登录
注册
找回密码
首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
开通会员 尊享会员权益
登录
注册
找回密码
分享
FPGA CPLD
Xilinx-AMD
帖子 1.1W+
互动 424
关注 121
赛灵思是FPGA、可编程SoC及ACAP的发明者, 其高度灵活的可编程芯片由一系列先进的软件和工具提供支持,可推动跨行业和多种技术的快速创新- 从消费电子类到汽车类再到云端。
超级版主
发布
全部
最新发布
最新回复
热门
精华
xilinx_wiki
FPGA -什么样的人体模型用于ESD测试?
xilinx_wiki
7年前发布
2
0
0
xilinx_wiki
4.2i DATA2BRAM-DATA2BRAM不支持可重定位代码
xilinx_wiki
7年前发布
2
0
0
xilinx_wiki
VITEX-II DCI/XCITE -为什么DCI以非线性方式表现?
xilinx_wiki
7年前发布
1
0
0
xilinx_wiki
ViTEXI/-II PRO,XCITE/DCI-VRN被拉到VCCO,VRP被拉到GND。这是正确的吗?
xilinx_wiki
7年前发布
3
0
0
xilinx_wiki
包装:Xilinx规格连接到焊锡球热阻?
xilinx_wiki
7年前发布
12
0
0
xilinx_wiki
LogICOR SPI4.2(POSS-PHY L4)V3.x,POS- PHY 4级内核的功耗是多少?
xilinx_wiki
7年前发布
1
0
0
xilinx_wiki
VerTEX II Pro——PowerPC运行时使用多少功率?
xilinx_wiki
7年前发布
2
0
0
xilinx_wiki
ViTEX II PRO – ViTEX II PRO核心可以运行在1.3V?
xilinx_wiki
7年前发布
3
0
0
xilinx_wiki
VIETEXQPRO(XQV)-电源电流要求的最小功率是多少?
xilinx_wiki
7年前发布
2
0
0
xilinx_wiki
4.2IXST-从4.21开始,XST支持包文件中的信号声明
xilinx_wiki
7年前发布
3
0
0
xilinx_wiki
4.2i XST-作为4.2i,XST支持VHDL过程中的常量声明
xilinx_wiki
7年前发布
7
0
0
xilinx_wiki
4.2i xST支持数组中的片拼接
xilinx_wiki
7年前发布
3
0
0
xilinx_wiki
LogICORIPCI/PCI-X——64位应用程序的测试测试台缺少64位扩展信号所需的上拉
xilinx_wiki
7年前发布
21
0
0
xilinx_wiki
7.0.3同步化-错误:“@ e:”文件名::XXX:XX:XXX:XX端口端口EnMCOMMALIGIN不存在。
xilinx_wiki
7年前发布
4
0
0
xilinx_wiki
4.1i冲击系统ACE CF:我不能用系统ACE CF在JTAG链中配置VIETEX II器件
xilinx_wiki
7年前发布
1
0
0
xilinx_wiki
ViTEX-II DCI——当使用BitGen中的“RealZeDCI”选项时,我看到在我的分裂终止的I/O(HSTL、SSTL、GTL、LVDS)上有一个意外的DC偏移。
xilinx_wiki
7年前发布
62
1
0
xilinx_wiki
EPDCAR: Coregen在UNIX 5.8上没有被调用
xilinx_wiki
7年前发布
85
0
0
xilinx_wiki
4.2i基础仿真- FPGAExpress项目中的重复网名在仿真中导致未知值
xilinx_wiki
7年前发布
5
0
0
xilinx_wiki
81i NGDBug——“错误:NGDBuff:%-s %Pad NET ‘%s’有非法缓冲区。xBuffer-= %s xLID=%d xSyrNe==%s
xilinx_wiki
7年前发布
2
0
0
xilinx_wiki
81i NGDBug——“警告:NGDBug:477 -时钟网络’%s’有非时钟连接xBuffer-= %s xLID=%d xSyrNex= %s”
xilinx_wiki
7年前发布
3
0
0
xilinx_wiki
81i ngdBuff–“警告:NGDBuff:%-%s NET ‘%s’没有负载xBuffer-= %s xLID=%d xSyrNex= %s”
xilinx_wiki
7年前发布
3
0
0
xilinx_wiki
81i NGDBug——“错误:NGDBuff:%-%s NET ‘%s’有多个驱动程序。xBuffer-= %s xLID=%d xSyrNe==%s
xilinx_wiki
7年前发布
1
0
0
xilinx_wiki
4.2i FPGA Express -“器件选择”包含无效的器件
xilinx_wiki
7年前发布
4
0
0
xilinx_wiki
4.2i基础- FPGAExpress3.61.没有任何VIETEX II器件可用的6级速度等级
xilinx_wiki
7年前发布
4
0
0
xilinx_wiki
81i NGDBug——“错误:NGDBuff:%-s块’%s’”类型“%s”未展开。目标’%s’中不支持符号’%s’。xBuffer-= %s xLID=%d xSyrNex= %s”
xilinx_wiki
7年前发布
1
0
0
xilinx_wiki
12.1 NGDBug /约束-“警告:NGD:231周期TimeScript”%s’具有TimeGRP“%s”,它包含垫和同步元件的混合……
xilinx_wiki
7年前发布
2
0
0
xilinx_wiki
81i NGDBug -“错误:NGD:788 – NGD文件版本是!% 1!!% 2!工具正在期待版本!% 3!!% 4!.”
xilinx_wiki
7年前发布
1
0
0
xilinx_wiki
81i NGDBug——“错误:NGD:284 %s’%s’,这是偏移量’%s’的参考时钟网络,不是PAD相关的网络(不是由PAD驱动的)。
xilinx_wiki
7年前发布
4
0
0
xilinx_wiki
LogICORPCI/PCIX——为什么PCI内核UCF文件中存在禁止约束?
xilinx_wiki
7年前发布
3
0
0
xilinx_wiki
4.1i ViTEX-II MAP-在具有分割进位链的设计上发生致命错误
xilinx_wiki
7年前发布
1
0
0
上一页
1
…
185
186
187
188
189
…
368
下一页
跳转
121人已关注
分享
Xilinx-AMD
赛灵思是FPGA、可编程SoC及ACAP的发明者, 其高度灵活的可编程芯片由一系列先进的软件和工具提供支持,可推动跨行业和多种技术的快速创新- 从消费电子类到汽车类再到云端。
发布
关注
帖子
1.1W+
互动
424
阅读
25W+
搜索
开启精彩搜索
最新的帖子
在手机上浏览此页面
登录
没有账号?立即注册
邮箱
验证码
发送验证码
记住登录
账号密码登录
登录
用户名/手机号/邮箱
登录密码
记住登录
找回密码
|
免密登录
登录
注册
已有账号,立即登录
设置用户名
手机号或邮箱
验证码
发送验证码
设置密码
重复密码
注册
注册即表示同意
用户协议
、
隐私声明
欢迎光临!
ChipDebug入站需知
本站无广告也无付费项目,如发现帐号发垃圾帖或评论的一律封号!
ChipDebug是一个芯片开发调试分享网站
欢迎您的到来!如果您没有帐户请先点击下方按钮进行
注册
登录
注册
找回密码
积分规则