首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
发布
开通会员
开通黄金会员
全站资源约8折购买
部分内容免费阅读
VIP用户专属版块
开通黄金会员
开通钻石会员
全站资源约6折购买
部分内容免费阅读
VIP用户专属版块
一对一技术指导
开通钻石会员
开通会员 尊享会员权益
登录
注册
找回密码
首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
开通会员 尊享会员权益
登录
注册
找回密码
分享
FPGA CPLD
Xilinx-AMD
帖子 1.1W+
互动 427
关注 121
赛灵思是FPGA、可编程SoC及ACAP的发明者, 其高度灵活的可编程芯片由一系列先进的软件和工具提供支持,可推动跨行业和多种技术的快速创新- 从消费电子类到汽车类再到云端。
超级版主
发布
全部
最新发布
最新回复
热门
精华
xilinx_wiki
MIG Spartan-6 MCB – MCB是否支持DDR3的ZQ短校准(ZQCS)?
xilinx_wiki
7年前发布
19
0
0
xilinx_wiki
MIG Spartan-6 MCB – 为什么在DDR2模式400 Mbps下运行时,MCB会发布ODT?
xilinx_wiki
7年前发布
8
0
0
xilinx_wiki
12.3 PlanAhead:将PlanAhead的DRC结果导出到Excel可能会导致某些字段填充“############################### #…”
xilinx_wiki
7年前发布
7
0
0
xilinx_wiki
12.3 PlanAhead-Error – 将冲突的I / O标准分配给该Bank。请运行DRC检查程序
xilinx_wiki
7年前发布
38
0
0
xilinx_wiki
MIG 3.6 Spartan-6 – DDR终端建议
xilinx_wiki
7年前发布
10
0
0
xilinx_wiki
LogiCORE IP视频缩放器3.0 – 当我尝试加载我的COE文件时,为什么CORE Generator会崩溃?
xilinx_wiki
7年前发布
13
0
0
xilinx_wiki
Virtex-6广播连接套件的设计咨询 – ML605电路板BOM更改导致SDI演示问题
xilinx_wiki
7年前发布
6
0
0
xilinx_wiki
LogiCORE LTE RACH检测器v1.0 – 数据表DS761中描述的Fc偏移解调值的正确描述是什么?
xilinx_wiki
7年前发布
11
0
0
xilinx_wiki
12.3 EDK – Base System Builder的新XBD格式
1
xilinx_wiki
7年前发布
11
0
0
xilinx_wiki
PlanAhead – 错误:[HD-UCFReader 32]无法使用通配符my_bus [*]’创建名称的I / O端口,忽略约束
xilinx_wiki
7年前发布
8
0
0
xilinx_wiki
LogiCORE IP视频直接内存访问(VDMA)v1.1 – 为什么使用pCore接口时视频直接内存访问(VDMA)如此之大?
xilinx_wiki
7年前发布
4
0
0
xilinx_wiki
LogiCORE IP视频直接内存访问(VDMA)v1.1 – 为什么pCore驱动程序总是复位双向接口的读取和写入两侧?
xilinx_wiki
7年前发布
10
0
0
xilinx_wiki
LogiCORE IP视频屏幕显示(OSD)v1.1 – 在12.x中应用v1.0 Rev3补丁后,当我使用pCore界面时,为什么视频屏幕显示(OSD)如此之大?
xilinx_wiki
7年前发布
13
0
0
xilinx_wiki
Spartan-6的设计咨询 – LX100 / LX100T SMAP x16最大CCLK频率降低
xilinx_wiki
7年前发布
14
0
0
xilinx_wiki
LogiCORE IP Gamma Correction v3.0 – 当我的设计中有多个Gamma内核时,为什么仿真和硬件结果出错?
xilinx_wiki
7年前发布
14
0
0
xilinx_wiki
LogiCORE IP Gamma Correction v3.0 – 为什么我总是得到一个缓冲的常量接口,即使选择了双缓冲?
xilinx_wiki
7年前发布
16
0
0
xilinx_wiki
Spartan-6 – IBIS模型OUT_TERM支持
xilinx_wiki
7年前发布
62
0
0
xilinx_wiki
LogiCORE Viterbi Decoder v7.0 – 我无法更改IP Core Generator 12.3的GUI中的回溯长度
xilinx_wiki
7年前发布
12
0
0
xilinx_wiki
MIG v3.6,Spartan-6 MCB – MCB是否支持Dynamic ODT?
xilinx_wiki
7年前发布
14
0
0
xilinx_wiki
I / O的驱动强度是什么意思?
xilinx_wiki
7年前发布
287
0
0
xilinx_wiki
Spartan-6 GTP – 如果我只使用一个PLL,我可以将第二个PLL的电源连接到GND吗?
xilinx_wiki
7年前发布
13
0
0
xilinx_wiki
LogiCORE IP Gamma校正v3.0 – 当我选择Interpolate时,为什么两个最低有效位(LSB)不正确?
xilinx_wiki
7年前发布
15
0
0
xilinx_wiki
Platform Flash XL – SelectMAP – 如果Slave SelectMAP模式下Platform XL的地址线上没有下拉电阻,配置是否会完成?
xilinx_wiki
7年前发布
13
0
0
xilinx_wiki
12.1 EDK – ML506板上的PCIe设计不符合时序要求
xilinx_wiki
7年前发布
14
0
0
xilinx_wiki
Spartan-6 – IBERT – Coregen PAR错误:时间未达到
xilinx_wiki
7年前发布
22
0
0
xilinx_wiki
ML510 – Schematic引脚名称不正确
xilinx_wiki
7年前发布
11
0
0
xilinx_wiki
MIG v3.0-3.5,Spartan-6 MCB – VHDL版本的复位逻辑不正确
xilinx_wiki
7年前发布
13
0
0
xilinx_wiki
12.x ChipScope – “错误:包装:2811 – 定向包装无法遵守用户设计约束(RLOC约束)”
xilinx_wiki
7年前发布
7
0
0
xilinx_wiki
12.3 – PlanAhead:仅Virtex-6 FPGA支持水平和垂直拥塞度量
1
xilinx_wiki
7年前发布
8
0
0
xilinx_wiki
12.3 EDK,XPS Central DMA – 如何在EDK设计中正确使用中央DMA
xilinx_wiki
7年前发布
22
0
0
上一页
1
…
35
36
37
38
39
…
368
下一页
跳转
121人已关注
分享
Xilinx-AMD
赛灵思是FPGA、可编程SoC及ACAP的发明者, 其高度灵活的可编程芯片由一系列先进的软件和工具提供支持,可推动跨行业和多种技术的快速创新- 从消费电子类到汽车类再到云端。
发布
关注
帖子
1.1W+
互动
427
阅读
25.1W+
搜索
开启精彩搜索
最新的帖子
在手机上浏览此页面
登录
没有账号?立即注册
邮箱
验证码
发送验证码
记住登录
账号密码登录
登录
用户名/手机号/邮箱
登录密码
记住登录
找回密码
|
免密登录
登录
注册
已有账号,立即登录
设置用户名
手机号或邮箱
验证码
发送验证码
设置密码
重复密码
注册
注册即表示同意
用户协议
、
隐私声明
欢迎光临!
ChipDebug入站需知
本站无广告也无付费项目,如发现帐号发垃圾帖或评论的一律封号!
ChipDebug是一个芯片开发调试分享网站
欢迎您的到来!如果您没有帐户请先点击下方按钮进行
注册
登录
注册
找回密码
积分规则