首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
发布
开通会员
开通黄金会员
全站资源约8折购买
部分内容免费阅读
VIP用户专属版块
开通黄金会员
开通钻石会员
全站资源约6折购买
部分内容免费阅读
VIP用户专属版块
一对一技术指导
开通钻石会员
开通会员 尊享会员权益
登录
注册
找回密码
首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
开通会员 尊享会员权益
登录
注册
找回密码
分享
FPGA CPLD
FPGA常见问题
帖子 610
互动 399
关注 53
FPGA常见问题,如仿真,时序,设计思路等。
2名版主
发布
全部
最新发布
最新回复
热门
精华
BertramChen
2年前更新
29次阅读
关注
深度学习FPGA实现数据计算
一、前言FPGA以擅长高速并行数据处理而闻名,从有线/无线通信到图像处理中各种DSP算法,再到现今火爆的AI应用,都离不开卷积、滤...
+7
评分
回复
分享
BertramChen
2年前更新
10次阅读
关注
FPGA学习经验总结
在学习一门技术之前我们往往从它的编程语言入手,比如学习单片机时,我们往往从汇编或者C语言入门。所以不少开始接触FPGA的开发人员,往往是从VHDL或者Verilog开始入手学习的。但我个人认为,若能先结合《数字电路基础》系统学习各种74系列逻辑电路,深刻理解...
评分
回复
分享
mscststs
2年前更新
3次阅读
关注
芯片架构师需要思考的一些问题
我们认为半导体世界中的许多事情是理所当然的,但如果几十年前做出的某些决定不再可行或最优了,我们应该怎么办?我们看到了一个...
评分
回复
分享
mscststs
2年前更新
12次阅读
关注
FPGA跨时钟域处理3大方法揭秘!
跨时钟域处理是FPGA设计中经常遇到的问题,而如何处理好跨时钟域间的数据,可以说是每个FPGA初学者的必修课。如果是还在校生,跨...
评分
回复
分享
mscststs
2年前更新
11次阅读
关注
FPGA开发设计必经之路:时序分析
时序分析是FPGA设计中永恒的话题,也是FPGA开发人员设计进阶的必由之路。慢慢来,先介绍时序分析中的一些基本概念。时钟的时序特...
+7
评分
回复
分享
mscststs
2年前更新
6次阅读
关注
FPGA基础知识,入门必看!
FPGA全称是Field-Programmable Gate Array,即现场可编程门阵列。
1、跟单片机相比
结构不同: 1.1、单片机的引脚、资源以...
+2
评分
回复
分享
eurkidu
1年前更新
26次阅读
关注
FPGA复位信号设计讨论
复位概述复位作为电子系统中最常见的信号同时也是最重要的信号,它对工程师整体的设计表现有着极大的影响。复位信号可能深刻影响...
评分
回复
分享
yzllee
2年前更新
15次阅读
关注
FPGA实现简单乘法的一种方法
FPGA的乘法操作一般是由dsp硬核实现的,比如我们之前文章中曾将仔细讲解的xilinx k7系列的DSP48E1,Ultrascale+的dsp48E2。每个...
评分
回复
分享
liximomo
2年前更新
44次阅读
关注
基于 FPGA 的模拟 I²C协议设计(附verilog代码)
导读
I²C(Inter-Integrated Circuit),其实是 I²C Bus简称,中文就是集成电路总线,它是一种串行通信总线,使用多主从架构,...
+18
1
回复
分享
Charlie_Jade
2年前更新
11次阅读
关注
FPGA电源设计总结
FPGA的电源主要由核电VCCINT,block RAM供电VCCBRAM,辅助电压VCCAUX和VCCAUX_IO,IO电压VCCIO,高速GTX接口电压VMGTAVCC,VMGTAVTT,VMGTVCCAUX,VMGTAVTTRCAL等电压组成。
各电源定义
VCCINT
VCCINT是FPGA芯片的内核电压,是用来给FPGA内部的逻辑门和触发...
评分
回复
分享
Charlie_Jade
2年前更新
2次阅读
关注
ADC内部原理知道吗?
01 前言用了这么久ADC,从没细看过ADC的内部原理和如何获得最佳精度,今天看到一篇ST的官方文档讲的不错,这里整理分享给大家。02...
+3
评分
回复
分享
comehope
2年前更新
6次阅读
关注
设计一个 RISC-V CPU,第 1 部分:软件工程师如何学习FPGA和硬件设计描述语言
作者 | Hannah McLaughlin译者 | Sambodhi策划 | 凌敏本文最初发表于作者个人网站,经原作者 Hannah McLaughlin 授权,InfoQ 中...
评分
回复
分享
followWinter
2年前更新
1次阅读
关注
FPGA芯片简介
在介绍FPGA芯片之前,首先介绍一下等效电路。
先解释一下“等效”。等效是指效用相同。通俗的解释就是不关心过程,结果是相同的...
+14
评分
回复
分享
Simeone_xu
2年前更新
98次阅读
关注
逆向拆解FPGA芯片,从版图级带你深入了解其原理
现场可编程门阵列(FPGA)可以实现任意数字逻辑,从微处理器到视频生成器或加密矿机,一应俱全。FPGA由许多逻辑模块组成,每个逻...
+19
评分
回复
分享
Simeone_xu
2年前更新
7次阅读
关注
FPGA性能问题探讨(一)
最近遇到一个问题,FPGA的性能不够,业务场景是CPU给FPGA发送报文,FPGA处理完成后返回给CPU,在CPU测看到FPGA的性能比较低,然...
+3
评分
回复
分享
lailailee
2年前更新
23次阅读
关注
已解决
modelsim 仿真报错Failed to find ‘video_cap_new’ in hierarchical name ‘video_cap…
modelsim仿真报错,自带的Isim却通过了 仔细查也没法发现问题在哪?调用一个参数,说找不到?
评分
2
分享
Cryingcat
2年前更新
31次阅读
关注
已解决
在FPGA上移植 risc V和cortex m0 哪个资源消耗的多啊?
在FPGA上移植 risc V和cortex m0 哪个资源消耗的多啊, 有没有做过的
评分
1
分享
yang9527
2年前更新
114次阅读
关注
VCS+Verdi和Xrun+Indago简单仿真环境搭建
导言本期主要给大家出一个简单makefile+tcl的仿真环境,支持vcs+verdi以及xrun+indago,因为最近虚拟机中的vcs不稳定,所有把以...
1
回复
分享
chipdebug
2年前更新
20次阅读
关注
请问一下海德汉endat2.2协议中哪部分是绝对位置数据?
原作者:本站malong发布, 建议malong把完整的手册发出来看看。使用海德汉光栅尺编码器(ENDAT2.2)测试绝对位置数据时,协议包...
评分
回复
分享
chipdebug
2年前更新
93次阅读
关注
FPGA实现曼彻斯特编码和解码
曼彻斯特编码是一种简单的编码方案,可将基本比特流转换为串行传输。这对于确保可以使用特定带宽进行数据传输非常有用,因为无论...
评分
7
分享
weakish
2年前更新
26次阅读
关注
看思维导图:一文带你学Verilog HDL语言
[导读] 基于FPGA的SOC在嵌入式系统应用越来越广了,往往一个复杂系统使用一个单芯片基于FPGA的SOC就搞定了。比较流行的方案主要...
+3
评分
回复
分享
Incess
2年前更新
22次阅读
关注
Verilog语言编程规范
在实际工作中,许多公司对Verilog程序编写规范都有要求。在公司内部统一Verilog程序编写规范不仅可以增强程序的可读性、可移植性,而且也有助于逻辑工程师之间交流、沟通,提升逻辑组成员之间的团队协作能力。本文就大部分公司常见的Verilog程序编写规范作一...
评分
回复
分享
chipdebug
2年前更新
46次阅读
关注
8B / 10B Encode/Decode详解
1、编码技术基础理论在高速的串行数据传输中,传送的数据被编码成自同步的数据流,就是将数据和时钟组合成单一的信号进行传送,...
+5
评分
3
分享
chipdebug
2年前更新
51次阅读
关注
SerDes扫盲
原文标题:理解SerDes,原文地址:http://blog.sina.com.cn/s/blog_aec06aac01013m5g.html
FPGA发展到今天,SerDes(Serializer-D...
+23
评分
回复
分享
chipdebug
2年前更新
42次阅读
关注
扩频时钟(SSC)概念以及Lattice FPGA对扩频时钟的支持
由于FCC、IEC等规定电子产品的EMI辐射不能超出一定的标准。因此电路设计者需要从多个角度来思考如何降低系统的EMI辐射,如进行合...
+5
评分
回复
分享
chipdebug
2年前更新
14次阅读
关注
PCIe中的Crosslink与Multi-Root/Multi-Processor系统
PCIe
在PCIe总线中,Switch是一个特殊的设备,该设备由1个上游端口和2~n个下游端口组成。PCIe总线规定,在一个Switch中可以与RC直接或...
评分
回复
分享
chipdebug
2年前更新
12次阅读
关注
PCIe扫盲——物理层逻辑部分基础(二)
PCIe
上一篇文章中提到了Mux会对来自数据链路层的数据(TLP&DLLP)插入一些控制字符,如下图所示。当然,这些控制字符只用于物理...
+7
评分
回复
分享
Mr_taotie
2年前更新
100次阅读
关注
基于xilinx-IP的多通道FIR滤波器
前言
作为一个有一定工作经验(划水好多年)的FPGA工程师,很多模块都已经学习过或者使用过,但是如果让我重新实现,感觉又是一...
+11
评分
回复
分享
Mr_taotie
2年前更新
40次阅读
关注
浅谈XILINX FPGA CLB单元 之 进位逻辑链
浅谈XILINX FPGA CLB单元 之 进位逻辑链(CARRY4原理分析,超前快速进位逻辑结构)
一、可配置逻辑块(Configurable Logic Block,...
+1
评分
回复
分享
littleLyon
2年前更新
33次阅读
关注
从本质上谈Verilog与C语言的区别
从本质上谈Verilog与C语言的区别
初学Verilog的朋友一般都会觉得,Verilog好像并不难,和C语言很像,那我直接按照C语言来学习Verilog不也是一样的吗?不可否认,Verilog是基于C语言发展而来,Verilog和C语言有许多共同之处,但两种语言有着本质的区别。要想...
评分
回复
分享
上一页
1
…
8
9
10
11
12
…
21
下一页
跳转
53人已关注
分享
FPGA常见问题
FPGA常见问题,如仿真,时序,设计思路等。
发布
关注
帖子
610
互动
399
阅读
5W+
搜索
开启精彩搜索
最新的帖子
在手机上浏览此页面
登录
没有账号?立即注册
邮箱
验证码
发送验证码
记住登录
账号密码登录
登录
用户名/手机号/邮箱
登录密码
记住登录
找回密码
|
免密登录
登录
注册
已有账号,立即登录
设置用户名
手机号或邮箱
验证码
发送验证码
设置密码
重复密码
注册
注册即表示同意
用户协议
、
隐私声明
欢迎光临!
ChipDebug入站需知
本站无广告也无付费项目,如发现帐号发垃圾帖或评论的一律封号!
ChipDebug是一个芯片开发调试分享网站
欢迎您的到来!如果您没有帐户请先点击下方按钮进行
注册
登录
注册
找回密码
积分规则