首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
发布
开通会员
开通黄金会员
全站资源约8折购买
部分内容免费阅读
VIP用户专属版块
开通黄金会员
开通钻石会员
全站资源约6折购买
部分内容免费阅读
VIP用户专属版块
一对一技术指导
开通钻石会员
开通会员 尊享会员权益
登录
注册
找回密码
首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
开通会员 尊享会员权益
登录
注册
找回密码
分享
FPGA CPLD
Xilinx-AMD
帖子 1.1W+
互动 422
关注 120
赛灵思是FPGA、可编程SoC及ACAP的发明者, 其高度灵活的可编程芯片由一系列先进的软件和工具提供支持,可推动跨行业和多种技术的快速创新- 从消费电子类到汽车类再到云端。
超级版主
发布
全部
最新发布
最新回复
热门
精华
xilinx_wiki
当FinSE触发器使用“init=S”属性时,报告了4.1i ViTeX-MAP-“错误:MAPLIB:317…”
xilinx_wiki
7年前发布
4
0
0
xilinx_wiki
4.1i项目导航器“程序错误:ProjaveNav.EXE已生成错误并将被Windows关闭”
xilinx_wiki
7年前发布
2
0
0
xilinx_wiki
4.1i安装——我如何卸载ISE UNIX工作站版本?
xilinx_wiki
7年前发布
14
0
0
xilinx_wiki
4.1i安装-当在Solaris机器上安装ISE时,CD看起来是空白的。
xilinx_wiki
7年前发布
3
0
0
xilinx_wiki
3.1i安装-“加载CAE库错误”在Solaris 2.8/5.8上发生。
xilinx_wiki
7年前发布
3
0
0
xilinx_wiki
3.1i基础——“错误:不能创造项目”。退出错误代码001。
xilinx_wiki
7年前发布
3
0
0
xilinx_wiki
ViTEXI-当外部电阻变化时DCI的上升时间是多少?(VRP/VRN)
xilinx_wiki
7年前发布
3
0
0
xilinx_wiki
4.1IXST -“错误:XST:787文件名。VHD(行XX)。指标值
不在数组范围内
“
xilinx_wiki
7年前发布
4
0
0
xilinx_wiki
4.1IIS-项目导航器尝试在与SypFLY综合时签出SyPrimePro许可证。
xilinx_wiki
7年前发布
1
0
0
xilinx_wiki
4.1i安装-PMAP和PAR在Pentium 4机器上运行缓慢,Windows 2000
xilinx_wiki
7年前发布
1
0
0
xilinx_wiki
4.1i XST-在低电平综合期间报告“内存满”错误
xilinx_wiki
7年前发布
3
0
0
xilinx_wiki
WebPACK3.3WP0.0-XPLA/CHILTENSWER:3态/输出使能倒置
xilinx_wiki
7年前发布
3
0
0
xilinx_wiki
4.2i基础-高级实现选项(例如,5输入函数)在ViTeX架构时不可用在MAP选项中
xilinx_wiki
7年前发布
1
0
0
xilinx_wiki
4.1I-EPD 2和Xilinx 4.1i软件工具指南
xilinx_wiki
7年前发布
6
0
0
xilinx_wiki
VyTEX/E-E/II/II PRO,SpartanII/-III/- 3器件在PROG脉冲后正确配置,但DLL/DCM/DCI在重新配置时不能正常工作。
xilinx_wiki
7年前发布
2
0
0
xilinx_wiki
HDL BunCher-MimeSimxe报告:“错误:FILEYTB.VHD(Lo.x):索引的前缀必须是数组”,用于编译时进行仿真
xilinx_wiki
7年前发布
3
0
0
xilinx_wiki
LogICOR维特比译码器V1.0-4.1i核心发生器在Viterbi译码器的核心行为仿真中,“RDY”信号提前高一时钟
xilinx_wiki
7年前发布
3
0
0
xilinx_wiki
LogICORE Viterbi译码器V1.0-核心生成器3.1i维特比译码器核心不能产生大约束长度
xilinx_wiki
7年前发布
4
0
0
xilinx_wiki
4.1i ProjaveNaviger-对于某些较低级别的模块,Verilog设计的层次结构没有得到解决。
xilinx_wiki
7年前发布
2
0
0
xilinx_wiki
5.1i核心生成器-当我选择Solaris机器上的Web浏览器按钮时,Netscape将不会出现:“Netscape:找不到我们的资源?”
xilinx_wiki
7年前发布
1
0
0
xilinx_wiki
WebPACK 3.3 – XCR3064 XL PC44 – PIN 31卡高
xilinx_wiki
7年前发布
5
0
0
xilinx_wiki
ViTex/ViTeX-E/ViTEXII/PRO -我如何计算器件的MTBF可靠性数字?Xilinx FPGA的预期寿命是多少?
xilinx_wiki
7年前发布
2
0
0
xilinx_wiki
4.1i核心生成器,ViTEX II PRO,PAR -“错误:包:12 -在RNM HSET组件N3672上的X20Y104的RLC值创建宏太大……”
xilinx_wiki
7年前发布
12
0
0
xilinx_wiki
91I/PrimeTime/Time/VieldII/ViTEX II时序分析器和PrimeTimes报告两种时钟的不同偏移间隔
xilinx_wiki
7年前发布
5
0
0
xilinx_wiki
5.1i BitGen,VIETEX II -什么是DCM关机(重置)选项在BitGen的ViTeX II?
xilinx_wiki
7年前发布
5
0
0
xilinx_wiki
5.1i ViTEX-II在VITEX-II器件中是否存在对iBFG、DCM和BUFG/BUFGMUX路由的限制?
2
xilinx_wiki
7年前发布
3
0
0
xilinx_wiki
7.1i计时分析器/TrCE/PAR长时间运行,或“错误:便携性:3这个Xilinx应用程序内存不足……”
xilinx_wiki
7年前发布
1
0
0
xilinx_wiki
7.1i ISE——如果“文件->保存”用于具有开放源文件的项目导航器项目,则复制的源文件不能正确打开
xilinx_wiki
7年前发布
9
0
0
xilinx_wiki
91i位置-“错误:布局:1721 – IOB XX和YY的当前设计器锁定放置使得该设计由于物理路由限制而不可路由……”
2
xilinx_wiki
7年前发布
7
0
0
xilinx_wiki
3.1i ChIPVIEWS——ChIPVIEW支持酷跑器XPLA3器件吗?
xilinx_wiki
7年前发布
19
0
0
上一页
1
…
216
217
218
219
220
…
368
下一页
跳转
120人已关注
分享
Xilinx-AMD
赛灵思是FPGA、可编程SoC及ACAP的发明者, 其高度灵活的可编程芯片由一系列先进的软件和工具提供支持,可推动跨行业和多种技术的快速创新- 从消费电子类到汽车类再到云端。
发布
关注
帖子
1.1W+
互动
422
阅读
24.7W+
搜索
开启精彩搜索
最新的帖子
在手机上浏览此页面
登录
没有账号?立即注册
邮箱
验证码
发送验证码
记住登录
账号密码登录
登录
用户名/手机号/邮箱
登录密码
记住登录
找回密码
|
免密登录
登录
注册
已有账号,立即登录
设置用户名
手机号或邮箱
验证码
发送验证码
设置密码
重复密码
注册
注册即表示同意
用户协议
、
隐私声明
欢迎光临!
ChipDebug入站需知
本站无广告也无付费项目,如发现帐号发垃圾帖或评论的一律封号!
ChipDebug是一个芯片开发调试分享网站
欢迎您的到来!如果您没有帐户请先点击下方按钮进行
注册
登录
注册
找回密码
积分规则