首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
发布
开通会员
开通黄金会员
全站资源约8折购买
部分内容免费阅读
VIP用户专属版块
开通黄金会员
开通钻石会员
全站资源约6折购买
部分内容免费阅读
VIP用户专属版块
一对一技术指导
开通钻石会员
开通会员 尊享会员权益
登录
注册
找回密码
首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
开通会员 尊享会员权益
登录
注册
找回密码
分享
FPGA CPLD
PCB设计
帖子 167
互动 1
阅读 6274
PCB(Printed Circuit Board,印制电路板)是电子设备的核心组成部分,用于机械支撑和电气连接电子元器件。通过在绝缘基材上设计导电路径(铜箔线路)和焊盘,PCB将元器件连接成一个完整的电路系统。PCB设计是将电路原理图转化为实际可制造的电路板的过程,涉及原理图绘制、布局布线、信号完整性分析以及生产文件生成等环节。优秀的PCB设计不仅能提高电路性能,还能降低生产成本,广泛应用于消费电子、通信设备、汽车电子等领域。
超级版主
发布
全部
最新发布
最新回复
热门
精华
ICMaker
3个月前更新
57次阅读
关注
Cadence Allegro PCB设计88问解析(九) 之 Allegro中封装(footprint)3D模型添加
今天整理下PCB封装的3D 模型添加,此步骤并不是所有的公司使用,因为我们平常给器件添加一个实际的高度,就已经OK了。只不过我们...
+6
评分
回复
分享
ICMaker
3个月前更新
85次阅读
关注
Cadence Allegro PCB设计88问解析(八) 之 Allegro中飞线显示设置
我们在平常的PCB设计中,经常会接触到飞线这个概念,今天和大家简单整里一下关于飞线的设置。因为在刚开始画PCB时,看到别人的设...
+3
评分
回复
分享
ICMaker
3个月前更新
8次阅读
关注
Cadence Allegro PCB设计88问解析(七) 之 Allegro位号反标OrCAD
在项目的设计过程中会经常增加或者减少器件,到最后,图中的元件位号通常都不连续,这样很不利于调试,而且位号经常会变成多位,...
+7
评分
回复
分享
ICMaker
3个月前更新
21次阅读
关注
Cadence Allegro PCB设计88问解析(六) 之 Allegro中的XNet设置
在我们的进行layout设计时,尤其是在一些差分走线上,经常会遇到串联电阻或者电容的情况,可能在信号速率不高或者spec要求不严格...
+6
评分
回复
分享
ICMaker
3个月前更新
17次阅读
关注
Cadence Allegro PCB设计88问解析(五) 之 Allegro中DXF的导入导出
在进行PCB设计时,需要考虑结构要求,其要求就会体现在结构文件中。一般Allegro软件的结构文件为DXF。DXF文件中包含PCB板外形,...
+2
评分
回复
分享
ICMaker
3个月前更新
26次阅读
关注
Cadence Allegro PCB设计88问解析(四) 之 Allegro中快捷键Funckey与alias设置
Cadence Allegro是一款功能比较强大的软件,相比较其他的PCB设计软件来说,界面交互比较友好。其中的快捷键设置就是比较强大,我...
评分
回复
分享
ICMaker
3个月前更新
68次阅读
关注
Cadence Allegro PCB设计88问解析(三) 之 Orcad网表导入及与Allegro交互
作为layout工程师,首先的输入条件就是原理图,也就是常说的(原理图导出网表文件)网表文件,有硬件工程师会直接把网表发给我们,...
+6
评分
回复
分享
ICMaker
3个月前更新
62次阅读
关注
Cadence Allegro PCB设计88问解析(二) 之 Allegro中Artwork层复用(导入导出)
因为每个人的习惯不同,所以在平常的设计中查看的光绘层是不同的,有助于自己快速的layout。但是在每次拿到别人的板子去改版或者...
+5
评分
回复
分享
ICMaker
3个月前更新
4次阅读
关注
Cadence Allegro PCB设计88问解析(一) 之 Allegro中placement model的创建
在刚开始接触PCB设计时,使用的是Allegro软件。在进行第一个板子设计时就遇到了这个布局的问题。导入网表之后,发现有好多的模块...
+4
评分
回复
分享
ICMaker
3个月前更新
95次阅读
关注
Cadence Allegro 软件使用技巧_导入导出DXF
Allegro中导入导入导出DXF简介:
一. Allegro导入DXF文件:
在进行PCB设计时,需要考虑结构要求,其要求就会体现在结构文件中。...
+2
评分
回复
分享
ICMaker
3个月前更新
29次阅读
关注
Allegro 中利用Z-Copy命令绘制Route_Keepin/Route_Keepout等层的方法
1.若图形是闭合的,则可以直接用Z-Copy命令绘制,若图形不是闭合的,需要先利用Shape-Compose Shape命令将线段合成为一个完整闭...
评分
回复
分享
ICMaker
3个月前更新
84次阅读
关注
Cadence Allegro如何快速对齐器件
Cadence Allegro如何快速对齐器件PCB设计过程中有一个环节是器件布局,器件的布局不但考虑电路的连通性,同时也考虑美观性,艺术...
评分
回复
分享
ICMaker
3个月前更新
19次阅读
关注
Cadence Allegro PCB中误删封装丝印如何恢复
今天教大家通过Allegro16.6版本中Refresh Symbol Instance功能更新封装。我们在设计项目过程中,有些时候由于误操作删除了元件封...
评分
回复
分享
ICMaker
3个月前更新
16次阅读
关注
allegro怎么让原理图和PCB交互布线
问题描述:在使用allegro对原理图进行PCB设计时,有时为了查找元器件方便,等等其它原因,我们可以设置原理图和PCB交互布线。基...
+5
评分
回复
分享
ICMaker
3个月前更新
53次阅读
关注
Cadence Allegro PCB设计88问解析(二十八) 之 Allegro中使用Anti Etch分割平面
最近看到关于Anti Etch的设置,因为本人之前在layout设计是使用过这个命令。后来去到别的公司就不用了,从网上看到说这个命令是...
+2
评分
回复
分享
ICMaker
3个月前更新
6次阅读
关注
Cadence Allegro如何设置差分对
PCB布线中,有着许多需要注意的点,比如:1.高频时钟线需要蛇形走线2.有些信号线需要设置差分对,差分走线今天就来说一说如何在P...
+1
评分
回复
分享
ICMaker
3个月前更新
29次阅读
关注
orCAD下绘制差分对方法推荐
本次推荐一种在orCAD下绘制差分对方法,差分对的优点有很多,尤其对“时序有要求的信号对”作用更为明显,但在“原理图环境”下...
+13
评分
回复
分享
ICMaker
3个月前更新
18次阅读
关注
Cadence OrCAD:Net Group 使用
Cadence OrCAD:Net Group 使用软件版本:16.6-S062,装过一个Hotfix,因为早期版本中文显示有重叠的问题。先看一个从来没用过的...
+5
评分
回复
分享
ICMaker
3个月前更新
9次阅读
关注
Cadence Allegro如何批量快速剪断走线
问题描述:Cadence Allegro如何批量快速断走线。操作方法:1、选择菜单Manufacture——Drafing ——Delete by Rectangle,如图下...
评分
回复
分享
ICMaker
3个月前更新
40次阅读
关注
Allegro PCB对边框倒角变成圆弧处理
17.4的操作例如想对下述的矩形的边角变成圆弧状点击Manufacturer中的Fillet,如下图所示:在options面板中填写圆弧倒角的大小然...
+4
评分
回复
分享
ICMaker
3个月前更新
5次阅读
关注
Allegro PCB对元器件进行调换位置
当出现某两个元器件连线出现交叉需要互换位置时,如下图所示:选择Place中的Swap(或者自定义的快捷键),如下图所示:然后...
评分
回复
分享
ICMaker
3个月前更新
44次阅读
关注
allegro差分线设置-续-neck的使用
一般,遇到这种差分线不在一层的,需要换层的,就需要使用neck,neck的设置,见上一篇。如下图:底层的pin和top层的pin,需要连...
+6
评分
回复
分享
ICMaker
3个月前更新
93次阅读
关注
Altium \PADS\Allegro之间的PCB互转操作!
跟原理图一样,因为各个公司的PCB设计软件不同,可能需要复制不同软件PCB设计里面的元件封装、模块、DDR走线等元素,这时候不...
+17
评分
回复
分享
ICMaker
3个月前更新
19次阅读
关注
Allegro-群组走线
一根一根走线嫌慢?那就多根线一起走解决方案:单击 Add Connect 图标如果几个走线是相邻的可以直接框选如果不相邻右键选择 Temp...
+7
评分
回复
分享
ICMaker
3个月前更新
8次阅读
关注
Allegro PCB Editor: 进阶使用技巧
本文将和大家分享Allegro PCB Editor的进阶使用技巧,旨在利用快捷键操作而减少鼠标点击次数,同时包含了定制特定的应用环境,让...
评分
回复
分享
ICMaker
3个月前更新
491次阅读
关注
Cadence Allegro PCB设置封装库路径的方法与环境变量设置
库路径设置1.在“Setup”下拉栏下选择最后一项“User Preferences”,在“paths”中选择“Library”,里面有三个指标需要关心:...
+3
评分
回复
分享
ICMaker
3个月前更新
12次阅读
关注
Allegro指定gerber生成路径
使用Allegro的高手一般都是一键生成gerber,对不熟练的使用者来说需要手动生成最后的gerber文件给板厂。Allegro生成Gerber数据时...
评分
回复
分享
ICMaker
3个月前更新
7次阅读
关注
Cadence Allegro 全部选中某net网络的过孔和只删除GND网络VIA过孔方法
评分
回复
分享
ICMaker
3个月前更新
20次阅读
关注
Allegro如何删除没有网络的走线、过孔。
(1)选择高亮图标(2) 左侧find栏,选择“Cline segs”和“Vias”,Find By Name栏选择“Net”,下方输入“dummy”,然后回车...
评分
回复
分享
ICMaker
3个月前更新
30次阅读
关注
Allegro更改过孔网络
1.打开pcb界面,点击logic--Assign Net to Via...在Options界面选择网络,然后点击需要更改的过孔。2.如果在logic里没找到Assi...
评分
回复
分享
上一页
1
…
3
4
5
6
下一页
分享
PCB设计
PCB(Printed Circuit Board,印制电路板)是电子设备的核心组成部分,用于机械支撑和电气连接电子元器件。通过在绝缘基材上设计导电路径(铜箔线路)和焊盘,PCB将元器件连接成一个完整的电路系统。PCB设计是将电路原理图转化为实际可制造的电路板的过程,涉及原理图绘制、布局布线、信号完整性分析以及生产文件生成等环节。优秀的PCB设计不仅能提高电路性能,还能降低生产成本,广泛应用于消费电子、通信设备、汽车电子等领域。
发布
关注
帖子
167
互动
1
阅读
6274
搜索
开启精彩搜索
最新的帖子
在手机上浏览此页面
登录
没有账号?立即注册
邮箱
验证码
发送验证码
记住登录
账号密码登录
登录
用户名/手机号/邮箱
登录密码
记住登录
找回密码
|
免密登录
登录
注册
已有账号,立即登录
设置用户名
手机号或邮箱
验证码
发送验证码
设置密码
重复密码
注册
注册即表示同意
用户协议
、
隐私声明
欢迎光临!
ChipDebug入站需知
本站无广告也无付费项目,如发现帐号发垃圾帖或评论的一律封号!
ChipDebug是一个芯片开发调试分享网站
欢迎您的到来!如果您没有帐户请先点击下方按钮进行
注册
登录
注册
找回密码
积分规则