首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
发布
开通会员
开通黄金会员
全站资源约8折购买
部分内容免费阅读
VIP用户专属版块
开通黄金会员
开通钻石会员
全站资源约6折购买
部分内容免费阅读
VIP用户专属版块
一对一技术指导
开通钻石会员
开通会员 尊享会员权益
登录
注册
找回密码
首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
开通会员 尊享会员权益
登录
注册
找回密码
分享
FPGA CPLD
PCB设计
帖子 167
互动 1
阅读 6274
PCB(Printed Circuit Board,印制电路板)是电子设备的核心组成部分,用于机械支撑和电气连接电子元器件。通过在绝缘基材上设计导电路径(铜箔线路)和焊盘,PCB将元器件连接成一个完整的电路系统。PCB设计是将电路原理图转化为实际可制造的电路板的过程,涉及原理图绘制、布局布线、信号完整性分析以及生产文件生成等环节。优秀的PCB设计不仅能提高电路性能,还能降低生产成本,广泛应用于消费电子、通信设备、汽车电子等领域。
超级版主
发布
全部
最新发布
最新回复
热门
精华
ICMaker
3个月前更新
8次阅读
关注
Allegro 中位号重新排序及回标到orcad CIS 中的方法
1.执行Logic-Auto Rename Refdes,Rename如图所示2.在上一步中,会产生一个 rename.log 的文件,用记事本打开,可以看到相应...
+1
评分
回复
分享
ICMaker
3个月前更新
8次阅读
关注
Allegro PCB Editor: 进阶使用技巧
本文将和大家分享Allegro PCB Editor的进阶使用技巧,旨在利用快捷键操作而减少鼠标点击次数,同时包含了定制特定的应用环境,让...
评分
回复
分享
inner
3个月前更新
7次阅读
关注
Cadence Allegro如何设置撤销步数?
问题描述:Cadence Allegro如何设置撤销步数?
设置方法:
1、打开Setup—User preferences,如下图所示:
2、 点击打开Ui文件夹...
评分
回复
分享
Ordinary
3个月前更新
7次阅读
关注
Allegro怎么隐藏铺铜
在使用cadence allegro 进行PCB设计时,为了方便布局和走线,或者查看某一器件,我们时常会用到隐藏或显示铺铜这个操作命令;而...
评分
回复
分享
Cryingcat
1个月前更新
7次阅读
关注
精
Allegro PCB对多个元件整体移动
选中点击Edit中的Move(或者点击自定义的移动快捷键)
选择options中point的user pick,如下图所示:
左键框选多个元器件进行旋...
评分
回复
分享
Cryingcat
1个月前更新
7次阅读
关注
Cadence Allegro PCB如何取消走线记忆功能?
Cadence Allegro PCB如何取消走线记忆功能?
问题描述:
在设计过程中,有时可能会Options侧边栏中手动修改走线线宽,但Allegro P...
评分
回复
分享
jenmyliu
3个月前更新
7次阅读
关注
阻抗设计中注意事项
阻抗设计中注意事项
下图si9000微带线和带状线的模型图,只有我们真正的认识里面参数的含义才能计算出正确的阻抗。
1. W1下线宽...
+3
评分
回复
分享
chipdebug
3个月前更新
7次阅读
关注
orcad所有同名信号网络高亮的方法
下面这个方法我个人更喜欢一 点,可以真的实现全部高亮它会自动搜索同名网络高亮,并在界面中显示查找到的信息
评分
回复
分享
ICMaker
3个月前更新
7次阅读
关注
Cadence Allegro 全部选中某net网络的过孔和只删除GND网络VIA过孔方法
评分
回复
分享
willansb502
3个月前更新
6次阅读
关注
刘小同学 常谈 之 参考平面对于layout影响
我们常说的layout走线需要参考平面,是地平面还是电源平面或者其他,是完整还是不完整,有何影响,以下小小的仿真演示一下:
1....
+5
评分
回复
分享
popomao
34天前更新
6次阅读
关注
精
Cadence Allegro如何将铜皮跨层复制?
在PCB设计过程中,对一些大电流的网络经常会用铜皮代替走线,所以铺铜是最常用的操作了,有时候同一个网络,需要在不同的层重复...
评分
回复
分享
jenmyliu
3个月前更新
6次阅读
关注
Allegro如何放置过孔并查看过孔参数
1.放置过孔
在布线模式下,双击鼠标左键,即可放置过孔
2.查看过孔参数
先在布局布线模式下的Find下选中Vias,然后再选中Tools-P...
+1
评分
回复
分享
willansb502
3个月前更新
6次阅读
关注
刘小同学 常谈 之 为什么不建议晶振放在板边
为什么不建议晶振放在板边
辐射原理:从PCB布局可以看出,如果晶体正好布置在了PCB边缘,当产品放置与辐射发射的测试环境中时,...
评分
回复
分享
jenmyliu
3个月前更新
6次阅读
关注
Allegro如何查看走线的宽度
1.设置想要显示的单位,mm或者mil
2.Find中勾选Cline segs,点击感叹号,双击走线,查看结果。
评分
回复
分享
Ordinary
3个月前更新
6次阅读
关注
net class 和net groupr的区别
网络类和网络组之间的一般区别是:网络类是特定于特定域(物理、间距和电气)的网络组网络组是跨所有域的一组网络您可以创建一个...
评分
回复
分享
Ordinary
36天前发布
6次阅读
关注
精
PCB散热的10种方法
对于电子设备来说,工作时都会产生一定的热量,从而使设备内部温度迅速上升,如果不及时将该热量散发出去,设备就会持续的升温,...
+5
评分
回复
分享
ICMaker
3个月前更新
6次阅读
关注
Allegro学习笔记
Find栏对象含义:Symbols:器件;Nets:网络;Pins:封装的管脚;Vias:过孔;Clines:一整段连续的电气走线;Lines:一整段连续的丝印走线;Shapes:铜皮;Voids:被挖的铜皮区域轮廓;Cline segs:一小段电气走线;Other segs:一小段丝印走线;DRC errors...
评分
回复
分享
Cryingcat
3个月前更新
6次阅读
关注
DDR3布线规则
DDR3布线规则 DDR信号的构成 简单分个类 阻抗特性 走线 间距
DDR信号的构成
以三星DDR3内存颗粒为例:
信号名
评分
回复
分享
ICMaker
3个月前更新
6次阅读
关注
Cadence Allegro如何设置差分对
PCB布线中,有着许多需要注意的点,比如:1.高频时钟线需要蛇形走线2.有些信号线需要设置差分对,差分走线今天就来说一说如何在P...
+1
评分
回复
分享
ii1397
3个月前更新
6次阅读
关注
Cadence Allegro PCB设计88问解析(二十七) 之 Allegro中dimension environment命令使用(添加及删除尺寸标注)
一个学习信号完整性仿真的layout工程师
在通常的设计中,一般会在outline的光绘层中添加单板或则拼版外形的尺寸大小。方便板厂人...
+5
评分
回复
分享
ICMaker
3个月前更新
5次阅读
关注
Allegro进行DRC检查如何定位坐标
1.进行DRC检查2.可以看到出问题的坐标,但是由于没有元器件,所以不知道具体位置在哪,可以先选择Add line,然后输入坐标即可定...
评分
回复
分享
ICMaker
3个月前更新
5次阅读
关注
Allegro PCB对元器件进行调换位置
当出现某两个元器件连线出现交叉需要互换位置时,如下图所示:选择Place中的Swap(或者自定义的快捷键),如下图所示:然后...
评分
回复
分享
willansb502
3个月前更新
5次阅读
关注
信号完整性之浅谈理解(七)
之前和大家分享过一些信号完整性的东西,包括串扰、阻抗、S参数等,这些可能相对的独立,每个都是基本的概念。那如果我们分析信...
评分
回复
分享
Ordinary
36天前发布
5次阅读
关注
HDMI 设计指南:HDTV 接收机应用中高速 PCB 的成功设计
引言 针对使用 HDMI 多路复用中继器的用户,本文提供了如何通过精心设计印刷电路板 (PCB) 来实现器件全部性能最优化的设计指导...
+16
评分
回复
分享
inner
3个月前更新
5次阅读
关注
Allegro-实时显示走线长度
cadence版本为16.6
手工布线时
还可以动态显示当前走线的长度
长度一目了然
评分
回复
分享
Ordinary
3个月前更新
5次阅读
关注
我的快捷键 ALLEGRO
C:\Cadence\SPB_16.6\share\pcb\text用户变量文件的位置,通过系统环境变量设置:系统属性-高级-环境变量,其中的Home值就是env所在目录。要注意的是,这里也有两个变量,一个 是用户变量一个是系统变量,在用户变量里设置了Home之后就不需要在系统变量里再设...
评分
回复
分享
wanakaka
3个月前更新
4次阅读
关注
Cadence 16.6 Allegro中Static Phase和Relative Propagation Delay的区别
目录
1. 使用Relative Propagation Delay约束差分线TX+_GP0和TX-_GP0
2. 使用Static Phase约束差分线TX+_GP0和TX-_GP0
3. 几点结...
+1
评分
回复
分享
jenmyliu
3个月前更新
4次阅读
关注
allegro如何实现 多个元件 整体旋转
点击Edit->Move 在Options中Rotation的Point选User Pick 右键选Term Group 通过鼠标框选和Ctrl配合,选好需整体旋转的器件后,右键->complete. 根据命令栏提示Pick orgion,左键选旋转中心 右键选rotate, 即可整体旋转
评分
回复
分享
wanakaka
3个月前更新
4次阅读
关注
cadence – 在allegro中出报告(Padstack Usage Report)来辅助制作orcad原理图封装
文章目录 cadence - 在allegro中出报告(Padstack Usage Report)来辅助制作orcad原理图封装 概述 笔记 做PCB封装 出报告 - Padsta...
+12
评分
回复
分享
Ordinary
3个月前更新
4次阅读
关注
Allegro之Enhance pad Entry(增强焊盘进入约束功能)的使用
pcb布线时,有时候会从器件的焊盘往外拉线,为了避免出现类似情况出现锐角焊盘内绕线等等 可在add connect操作下,右键勾选Enha...
评分
回复
分享
上一页
1
…
3
4
5
6
下一页
分享
PCB设计
PCB(Printed Circuit Board,印制电路板)是电子设备的核心组成部分,用于机械支撑和电气连接电子元器件。通过在绝缘基材上设计导电路径(铜箔线路)和焊盘,PCB将元器件连接成一个完整的电路系统。PCB设计是将电路原理图转化为实际可制造的电路板的过程,涉及原理图绘制、布局布线、信号完整性分析以及生产文件生成等环节。优秀的PCB设计不仅能提高电路性能,还能降低生产成本,广泛应用于消费电子、通信设备、汽车电子等领域。
发布
关注
帖子
167
互动
1
阅读
6274
搜索
开启精彩搜索
最新的帖子
在手机上浏览此页面
登录
没有账号?立即注册
邮箱
验证码
发送验证码
记住登录
账号密码登录
登录
用户名/手机号/邮箱
登录密码
记住登录
找回密码
|
免密登录
登录
注册
已有账号,立即登录
设置用户名
手机号或邮箱
验证码
发送验证码
设置密码
重复密码
注册
注册即表示同意
用户协议
、
隐私声明
欢迎光临!
ChipDebug入站需知
本站无广告也无付费项目,如发现帐号发垃圾帖或评论的一律封号!
ChipDebug是一个芯片开发调试分享网站
欢迎您的到来!如果您没有帐户请先点击下方按钮进行
注册
登录
注册
找回密码
积分规则