首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
发布
开通会员
开通黄金会员
全站资源约8折购买
部分内容免费阅读
VIP用户专属版块
开通黄金会员
开通钻石会员
全站资源约6折购买
部分内容免费阅读
VIP用户专属版块
一对一技术指导
开通钻石会员
开通会员 尊享会员权益
登录
注册
找回密码
首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
开通会员 尊享会员权益
登录
注册
找回密码
分享
FPGA CPLD
PCB设计
帖子 183
互动 4
关注 1
PCB(Printed Circuit Board,印制电路板)是电子设备的核心组成部分,用于机械支撑和电气连接电子元器件。通过在绝缘基材上设计导电路径(铜箔线路)和焊盘,PCB将元器件连接成一个完整的电路系统。PCB设计是将电路原理图转化为实际可制造的电路板的过程,涉及原理图绘制、布局布线、信号完整性分析以及生产文件生成等环节。优秀的PCB设计不仅能提高电路性能,还能降低生产成本,广泛应用于消费电子、通信设备、汽车电子等领域。
超级版主
发布
全部
最新发布
最新回复
热门
精华
ICMaker
7个月前更新
24次阅读
关注
Cadence Allegro PCB设计88问解析(十) 之 Allegro中光标的不同显示
我们在刚开始接触Allegro画图时,初始化都应该是大的十字光标,看上去很炫酷。画起图来也很方便摆放元器件。但是在有的时候,比...
评分
回复
分享
willansb502
7个月前更新
23次阅读
关注
allegro设置快捷键
allegro设置快捷键一、快捷键设置二、env文件在哪里?三、加入自己设置的快捷方式F1 is normally reserved by the system for He...
评分
回复
分享
popomao
4个月前更新
23次阅读
关注
精
allegro 16.3及17.4 添加Ratsnest_Schedule属性_以十字方格显示电源网络和gnd网络
16.3操作方法:allegro 添加Ratsnest_Schedule属性 完成效果如下图,以十字方格显示电源网络和gnd网络17.4操作方法:17.4需...
评分
回复
分享
Ordinary
7个月前发布
21次阅读
关注
Cadence allegro 设计一个做封装的模板
设计封装我们用PCB Editor或Package Designer都行(1)点击File--new--package symbol,给个名字,例如:tem;(2)接下来设置参数(...
评分
回复
分享
ICMaker
7个月前更新
21次阅读
关注
Cadence Allegro PCB设计88问解析(一) 之 Allegro中placement model的创建
在刚开始接触PCB设计时,使用的是Allegro软件。在进行第一个板子设计时就遇到了这个布局的问题。导入网表之后,发现有好多的模块...
+4
评分
回复
分享
yzllee
7个月前发布
21次阅读
关注
创建PCB封装库的时候Solder Mask到底要不要外扩
我们创建PCB封装库的时候,Solder Mask层的设置到底要不要外扩,因为老wu之前发不过的几篇文章有讲到Solder Mask的设置问题(为...
评分
回复
分享
ii1397
7个月前更新
21次阅读
关注
Cadence Allegro PCB设计88问解析(三十一) 之 Allegro 中 打印(Plot)设置
在PCB进行投板时,往往会打印一下装备层(Assembly),给贴片,用于核对器件的信息等。下面简单介绍Allegro中打印(Plot)设置。1. ...
+1
评分
回复
分享
ICMaker
7个月前更新
20次阅读
关注
Allegro 中位号重新排序及回标到orcad CIS 中的方法
1.执行Logic-Auto Rename Refdes,Rename如图所示2.在上一步中,会产生一个 rename.log 的文件,用记事本打开,可以看到相应...
+1
评分
回复
分享
ICMaker
7个月前更新
19次阅读
关注
Cadence Allegro PCB设计88问解析(十三) 之 Allegro中artwork层的建立
作为layout工程师,我们经常接触到的是PCB文件,用Cadence设计的是.brd文件。但是我们发给板厂的都是gerber文件。这就涉及到在我...
+7
评分
回复
分享
ICMaker
7个月前更新
18次阅读
关注
Allegro指定gerber生成路径
使用Allegro的高手一般都是一键生成gerber,对不熟练的使用者来说需要手动生成最后的gerber文件给板厂。Allegro生成Gerber数据时...
评分
回复
分享
inner
7个月前更新
18次阅读
关注
Allegro-实时显示走线长度
cadence版本为16.6
手工布线时
还可以动态显示当前走线的长度
长度一目了然
评分
回复
分享
ICMaker
7个月前更新
18次阅读
关注
Allegro Find 属性说明
Groups(将1个或多个元件设定为同一组群)Comps(带有元件序号的Allegro元件)Symbols(所有电路板中的Allegro元件)Functions(一组元件中的一个元件)Nets(一条导线)Pins(元件的管脚)Vias(过孔或贯穿孔)Clines(具有电气特性的线段:导线到导线;导线到过...
1
回复
分享
ICMaker
7个月前更新
17次阅读
关注
Cadence Allegro 全部选中某net网络的过孔和只删除GND网络VIA过孔方法
评分
回复
分享
Cryingcat
7个月前更新
17次阅读
关注
DDR3布线规则
DDR3布线规则 DDR信号的构成 简单分个类 阻抗特性 走线 间距
DDR信号的构成
以三星DDR3内存颗粒为例:
信号名
评分
回复
分享
willansb502
7个月前更新
16次阅读
关注
信号完整性之浅谈理解(七)
之前和大家分享过一些信号完整性的东西,包括串扰、阻抗、S参数等,这些可能相对的独立,每个都是基本的概念。那如果我们分析信...
评分
回复
分享
Ordinary
4个月前发布
16次阅读
关注
精
PCB散热的10种方法
对于电子设备来说,工作时都会产生一定的热量,从而使设备内部温度迅速上升,如果不及时将该热量散发出去,设备就会持续的升温,...
+5
评分
回复
分享
fpgaFans, fpgaFans
2个月前发布
16次阅读
关注
6层PCB设计翻车救星!堆叠布局+信号分析全攻略,速收藏!
小伙伴们最多设计过几层板?
常规的产品还是单面板双面板居多,涉及到体积小,带外置DDR,FLASH等或者Linux板卡的会到4层板,6层...
+8
评分
回复
分享
Ordinary
7个月前更新
16次阅读
关注
Cadence Allegro 如何添加Artwork光绘底片文件?
Allegro 输出Gerber文件之前是必须要设置好Artwork底片文件的,Artwork底片文件包括丝印层(SILKSCREEN)底片、钢网层(PASTEMAS...
+1
评分
回复
分享
Ordinary
7个月前更新
15次阅读
关注
Allegro 多元件及走线整体旋转
在 PCB Layout 时,偶尔需要调整某个模块(包含多个元件及布线等)的方向。这种情况下,我们就需要使用到 Allegro 的整体旋转功...
评分
回复
分享
jenmyliu
7个月前更新
15次阅读
关注
Allegro PCB快速查找并定位元器件
Allegro PCB快速查找并定位元器件:
先点击菜单栏的i方框,即show element按钮,然后在find栏中输入要查找的器件,回车后会弹出一个对话框,把视图进行放大后点击origin-xy后面的坐标,鼠标就自动定位到元件处。
评分
回复
分享
chipdebug
7个月前更新
15次阅读
关注
Orcad快捷键
CIS Explore Ctrl+Tab 切换到原理图页面而不关闭CIS ExploreCIS Explore Ctrl+Shift+Tab 切换到原理图页面而不关闭CIS Explore原理图页面编辑 CTRL+A 全选所有原理图页面编辑 B 放置...
评分
回复
分享
Shurlormes
36天前更新
15次阅读
关注
Type-C的CC引脚确实设计得比较精妙
对于USB Type-C解决方案,连接器上的CC1和CC2引脚在源端与接收端之间承担连接建立与管理的关键功能。主要用于实现以下目标:检测...
评分
回复
分享
willansb502
7个月前更新
14次阅读
关注
电源完整性之同步开关噪声SSN
造成电源完整性的问题有很多,之前也和大家分享过一些。但这些问题都不是独立的,他们之间的原理是互通,可能解决了这个问题另外一个问题就解决了。今天和大家一起简单分享关于同步开关噪声SSN的理解
1.同步开关噪声定义
同步开关噪声Simultaneous Switch Noi...
评分
回复
分享
Ordinary
4个月前发布
14次阅读
关注
HDMI 设计指南:HDTV 接收机应用中高速 PCB 的成功设计
引言 针对使用 HDMI 多路复用中继器的用户,本文提供了如何通过精心设计印刷电路板 (PCB) 来实现器件全部性能最优化的设计指导...
+16
评分
回复
分享
ICMaker
7个月前更新
14次阅读
关注
Cadence Allegro如何设置差分对
PCB布线中,有着许多需要注意的点,比如:1.高频时钟线需要蛇形走线2.有些信号线需要设置差分对,差分走线今天就来说一说如何在P...
+1
评分
回复
分享
Ordinary
7个月前更新
13次阅读
关注
allegro层定义
文章目录1.art和pgp 信号层和电源层2.adb和adt3.drill钻孔1.art和pgp 信号层和电源层在Allegro软件中,ART(Artwork)和PGP(Pla...
评分
回复
分享
willansb502
7个月前更新
13次阅读
关注
信号完整性之串扰(四)
一、串扰的概念
串扰是两条信号线之间的耦合、信号之间的互感和互容引起的。当信号在传输线上传播时,相邻信号线之间由于电磁场...
+2
评分
回复
分享
Ordinary
7个月前更新
12次阅读
关注
net class 和net groupr的区别
网络类和网络组之间的一般区别是:网络类是特定于特定域(物理、间距和电气)的网络组网络组是跨所有域的一组网络您可以创建一个...
评分
回复
分享
inner
7个月前更新
12次阅读
关注
Cadence Allegro如何加密PCB文件?
Cadence Allegro如何加密PCB文件?
今天教大家如何加密我们的PCB文件,设置方法如下:
1、打开File菜单栏的Properties选项,如图...
评分
回复
分享
Ordinary
7个月前更新
12次阅读
关注
Allegro怎么隐藏铺铜
在使用cadence allegro 进行PCB设计时,为了方便布局和走线,或者查看某一器件,我们时常会用到隐藏或显示铺铜这个操作命令;而...
评分
回复
分享
上一页
1
…
3
4
5
6
7
下一页
1人已关注
分享
PCB设计
PCB(Printed Circuit Board,印制电路板)是电子设备的核心组成部分,用于机械支撑和电气连接电子元器件。通过在绝缘基材上设计导电路径(铜箔线路)和焊盘,PCB将元器件连接成一个完整的电路系统。PCB设计是将电路原理图转化为实际可制造的电路板的过程,涉及原理图绘制、布局布线、信号完整性分析以及生产文件生成等环节。优秀的PCB设计不仅能提高电路性能,还能降低生产成本,广泛应用于消费电子、通信设备、汽车电子等领域。
发布
关注
帖子
183
互动
4
阅读
1.7W+
搜索
开启精彩搜索
最新的帖子
在手机上浏览此页面
登录
没有账号?立即注册
邮箱
验证码
发送验证码
记住登录
账号密码登录
登录
用户名/手机号/邮箱
登录密码
记住登录
找回密码
|
免密登录
登录
注册
已有账号,立即登录
设置用户名
手机号或邮箱
验证码
发送验证码
设置密码
重复密码
注册
注册即表示同意
用户协议
、
隐私声明
欢迎光临!
ChipDebug入站需知
本站无广告也无付费项目,如发现帐号发垃圾帖或评论的一律封号!
ChipDebug是一个芯片开发调试分享网站
欢迎您的到来!如果您没有帐户请先点击下方按钮进行
注册
登录
注册
找回密码
积分规则