首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
发布
开通会员
开通黄金会员
全站资源约8折购买
部分内容免费阅读
VIP用户专属版块
开通黄金会员
开通钻石会员
全站资源约6折购买
部分内容免费阅读
VIP用户专属版块
一对一技术指导
开通钻石会员
开通会员 尊享会员权益
登录
注册
找回密码
首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
开通会员 尊享会员权益
登录
注册
找回密码
分享
FPGA CPLD
PCB设计
帖子 183
互动 4
关注 1
PCB(Printed Circuit Board,印制电路板)是电子设备的核心组成部分,用于机械支撑和电气连接电子元器件。通过在绝缘基材上设计导电路径(铜箔线路)和焊盘,PCB将元器件连接成一个完整的电路系统。PCB设计是将电路原理图转化为实际可制造的电路板的过程,涉及原理图绘制、布局布线、信号完整性分析以及生产文件生成等环节。优秀的PCB设计不仅能提高电路性能,还能降低生产成本,广泛应用于消费电子、通信设备、汽车电子等领域。
超级版主
发布
全部
最新发布
最新回复
热门
精华
jenmyliu
7个月前更新
42次阅读
关注
Allegro技巧:删除dangling线
在PCB布线结束之后,一项重要的检查内容就是检查是否有多余的悬吊线和过孔。通过Tools-Quick reports中的dangling lines, vias and Antenna Report项来进行检查。一般来说我们只需要关注前两项即可,第三项不需要过多考虑,去除的必要性不大,成本很高。
这里...
评分
回复
分享
ICMaker
7个月前更新
41次阅读
关注
精
Allegro PCB中如何给单个焊盘添加十字花连接属性
**Allegro PCB中如何给单个焊盘添加十字花连接属性** 在PCB常规设计下,整板铜皮与焊盘的连接方式已经在Sbapa菜单栏下的Global...
+1
评分
回复
分享
ICMaker
7个月前更新
40次阅读
关注
Allegro更改过孔网络
1.打开pcb界面,点击logic--Assign Net to Via...在Options界面选择网络,然后点击需要更改的过孔。2.如果在logic里没找到Assi...
评分
回复
分享
chipdebug
7个月前更新
38次阅读
关注
allegro显示管脚编号的三种方法
最麻烦的方法2. 跟上一种方法一样,只是开关更方便3. 先设置setup-->datatip-->customization然后
+3
评分
回复
分享
Cryingcat
5个月前更新
37次阅读
关注
Cadence Allegro PCB如何取消走线记忆功能?
Cadence Allegro PCB如何取消走线记忆功能?
问题描述:
在设计过程中,有时可能会Options侧边栏中手动修改走线线宽,但Allegro P...
评分
回复
分享
Ordinary
7个月前更新
37次阅读
关注
Allegro Class分类和Subclass应用
在Allegro软件中,Class和SubcClass是一个相对新的专业术语,这里单独拿一节出来给大家讲解一下。相信不少画过PCB的读者也许跟笔...
+18
评分
回复
分享
jenmyliu
7个月前更新
37次阅读
关注
浅谈Allegro进行DRC检查报错:Package to Package Spacing
Allegro设计PCB文件的时候,进行DRC检查,如果报错:Package to Package Spacing ,是否会影响实际使用,实践经验表明不影响。
1...
评分
回复
分享
Ordinary
4个月前更新
35次阅读
关注
精
Cadence Allegro 器件搜索时自动跳转并放大到视角中心
1.器件搜索时自动跳转并放大到视角中心,如下图所示将“immediate”勾选,“no_zoom_to_obiect”不勾选即可。
评分
回复
分享
jenmyliu
7个月前更新
35次阅读
关注
allegro设置自动保存方法
utosave:是否开启自动保存,若需要开启,请将其选中autosave_dbcheck:自动保存前是否进行dbcheck,选中保存时间可能会长...
评分
回复
分享
chipdebug
3个月前更新
34次阅读
关注
精
orcad capture CIS 修改整体或个别元件的色彩
整体元件的色彩修改方法如下:要像下图这样更改个别元件的色彩方法如下:
评分
1
分享
ICMaker
7个月前更新
34次阅读
关注
Allegro-群组走线
一根一根走线嫌慢?那就多根线一起走解决方案:单击 Add Connect 图标如果几个走线是相邻的可以直接框选如果不相邻右键选择 Temp...
+7
评分
回复
分享
willansb502
7个月前更新
33次阅读
关注
电源完整性之仿真设计原理
电源完整性(Power Integrity),简称为PI,也就是大家平常听说的PI。PCB板上的电源设计也是非常重要的,不当的设计也会引起很重...
+1
评分
回复
分享
inner
3个月前更新
32次阅读
关注
精
制作Orcad的变种BOM(Variant BOM)
通常在Orcad中画的原理图并不只是用于一款产品。例如一个控制器原理图,可能对应着许多款子产品线,而这些子产品线之...
+18
评分
回复
分享
ii1397
7个月前更新
32次阅读
关注
Cadence Allegro PCB设计88问解析(二十七) 之 Allegro中dimension environment命令使用(添加及删除尺寸标注)
一个学习信号完整性仿真的layout工程师
在通常的设计中,一般会在outline的光绘层中添加单板或则拼版外形的尺寸大小。方便板厂人...
+5
评分
回复
分享
ICMaker
7个月前更新
32次阅读
关注
Cadence Allegro PCB设计88问解析(七) 之 Allegro位号反标OrCAD
在项目的设计过程中会经常增加或者减少器件,到最后,图中的元件位号通常都不连续,这样很不利于调试,而且位号经常会变成多位,...
+7
评分
回复
分享
inner
3个月前更新
31次阅读
关注
精
Cadence Allegro使用”Allegro Productivity Toolbox”实现丝印自动调整
1,打开PCB时候勾选“Allegro Productivity Toolbox”的产品选项:2,打开“Manufacture-->Lable Tune”的对话框,可进行如下...
+1
评分
回复
分享
jenmyliu
7个月前更新
31次阅读
关注
[经验] Allegro极坐标布局方法
本人使用allegro工具已有2年之久,深深了解到工具是帮助你快速解决问题的利刃,需要充分了解工具的性(功)能,方可游刃有余,有...
+5
评分
回复
分享
willansb502
7个月前更新
31次阅读
关注
AD 差分线规则设置 – MyBooks – 博客园
首先在原理图中将差分线对用差分符号进行标记,place -> Directives ->Differerntial Pair,放置在差分线上,
注意网络命...
+22
评分
回复
分享
Ordinary
7个月前发布
30次阅读
关注
ALLEGRO 问题累积 | 转载
一、群组布线;群组布线包括总线布线和一次布多外Trance.1.一次布多个Trance .鼠标左键进行选择多外PIN,或VIA. 同时可以在布线过程中用右键切换到单线模式。群组布线只能在一个层中, 不允许打过孔。也可以在群组布线过程中,右键,“CHANGE Control Trace”Ca...
评分
回复
分享
Ordinary
7个月前更新
30次阅读
关注
allegro层定义
文章目录1.art和pgp 信号层和电源层2.adb和adt3.drill钻孔1.art和pgp 信号层和电源层在Allegro软件中,ART(Artwork)和PGP(Pla...
评分
回复
分享
ICMaker
7个月前更新
30次阅读
关注
Cadence Allegro PCB中误删封装丝印如何恢复
今天教大家通过Allegro16.6版本中Refresh Symbol Instance功能更新封装。我们在设计项目过程中,有些时候由于误操作删除了元件封...
评分
回复
分享
ICMaker
7个月前更新
28次阅读
关注
Cadence Allegro PCB设计88问解析(十五) 之 Allegro中如何替换过孔类型
当我们在进行PCB设计,最常用的两种命令就是走线(Add connect)和打孔(Add via)。通过这两个命令进行layout换层。其中在打孔...
+2
评分
回复
分享
willansb502
7个月前更新
28次阅读
关注
刘小同学 常谈 之 为什么不建议晶振放在板边
为什么不建议晶振放在板边
辐射原理:从PCB布局可以看出,如果晶体正好布置在了PCB边缘,当产品放置与辐射发射的测试环境中时,...
评分
回复
分享
inner
7个月前更新
27次阅读
关注
cadence SPB17.4 – 取消(删除)扇出
前言
试了一下芯片扇出的功能,现在不想要扇出了,照着线索试了一下,可以。
实验
先扇出一下
+11
评分
1
分享
jenmyliu
7个月前更新
27次阅读
关注
Allegro如何查看走线的宽度
1.设置想要显示的单位,mm或者mil
2.Find中勾选Cline segs,点击感叹号,双击走线,查看结果。
评分
回复
分享
Ordinary
7个月前发布
27次阅读
关注
Cadence allegro 制作封装常用的命令
写一下做封装常用的命令:(1)File -- create symbol用于创建psm文件,一般建好封装会自动生成create device用于第三方网表,导...
评分
回复
分享
ii1397
7个月前更新
27次阅读
关注
Cadence Allegro PCB设计88问解析(三十三) 之 Allegro 中 Quick Reports的使用
在进行PCB设计时,经常会查看一下整个PCB的基本信息,比如器件个数,网络数量、pin的数量。尤其在投板的时候还要查看下Dangling ...
+3
评分
回复
分享
ICMaker
7个月前更新
26次阅读
关注
Allegro PCB Editor: 进阶使用技巧
本文将和大家分享Allegro PCB Editor的进阶使用技巧,旨在利用快捷键操作而减少鼠标点击次数,同时包含了定制特定的应用环境,让...
评分
回复
分享
ICMaker
7个月前更新
25次阅读
关注
Cadence Allegro如何批量快速剪断走线
问题描述:Cadence Allegro如何批量快速断走线。操作方法:1、选择菜单Manufacture——Drafing ——Delete by Rectangle,如图下...
评分
回复
分享
Ordinary
3个月前更新
24次阅读
关注
精
Allegro——板框设计 – 苍月代表我 – 博客园
一、认识板框所在的层
我们现在使用的是17.4的版本,在Design_outline这个层定义板框就可以了
二、PCB板框自己定义
1、画个矩形...
+10
评分
回复
分享
上一页
1
2
3
4
5
6
7
下一页
1人已关注
分享
PCB设计
PCB(Printed Circuit Board,印制电路板)是电子设备的核心组成部分,用于机械支撑和电气连接电子元器件。通过在绝缘基材上设计导电路径(铜箔线路)和焊盘,PCB将元器件连接成一个完整的电路系统。PCB设计是将电路原理图转化为实际可制造的电路板的过程,涉及原理图绘制、布局布线、信号完整性分析以及生产文件生成等环节。优秀的PCB设计不仅能提高电路性能,还能降低生产成本,广泛应用于消费电子、通信设备、汽车电子等领域。
发布
关注
帖子
183
互动
4
阅读
1.7W+
搜索
开启精彩搜索
最新的帖子
在手机上浏览此页面
登录
没有账号?立即注册
邮箱
验证码
发送验证码
记住登录
账号密码登录
登录
用户名/手机号/邮箱
登录密码
记住登录
找回密码
|
免密登录
登录
注册
已有账号,立即登录
设置用户名
手机号或邮箱
验证码
发送验证码
设置密码
重复密码
注册
注册即表示同意
用户协议
、
隐私声明
欢迎光临!
ChipDebug入站需知
本站无广告也无付费项目,如发现帐号发垃圾帖或评论的一律封号!
ChipDebug是一个芯片开发调试分享网站
欢迎您的到来!如果您没有帐户请先点击下方按钮进行
注册
登录
注册
找回密码
积分规则