首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
发布
开通会员
开通黄金会员
全站资源约8折购买
部分内容免费阅读
VIP用户专属版块
开通黄金会员
开通钻石会员
全站资源约6折购买
部分内容免费阅读
VIP用户专属版块
一对一技术指导
开通钻石会员
开通会员 尊享会员权益
登录
注册
找回密码
首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
开通会员 尊享会员权益
登录
注册
找回密码
分享
FPGA CPLD
PCB设计
帖子 185
互动 4
关注 2
PCB(Printed Circuit Board,印制电路板)是电子设备的核心组成部分,用于机械支撑和电气连接电子元器件。通过在绝缘基材上设计导电路径(铜箔线路)和焊盘,PCB将元器件连接成一个完整的电路系统。PCB设计是将电路原理图转化为实际可制造的电路板的过程,涉及原理图绘制、布局布线、信号完整性分析以及生产文件生成等环节。优秀的PCB设计不仅能提高电路性能,还能降低生产成本,广泛应用于消费电子、通信设备、汽车电子等领域。
超级版主
发布
全部
最新发布
最新回复
热门
精华
wanakaka
11个月前更新
119次阅读
关注
Cadence Allegro Xnet的创建详细教程
Xnet是指在无源器件的两端,两个不同的网络,但是本质上其实是同一个网络的这种情况。比如一个源端串联电阻或者串容两端的网络。...
+2
评分
回复
分享
popomao
8个月前更新
117次阅读
关注
精
Cadence Allegro如何将铜皮跨层复制?
在PCB设计过程中,对一些大电流的网络经常会用铜皮代替走线,所以铺铜是最常用的操作了,有时候同一个网络,需要在不同的层重复...
评分
回复
分享
ICMaker
3个月前更新
116次阅读
关注
orCAD Allegro下绘制差分对方法推荐
orCAD差分创建本次推荐一种在orCAD下绘制差分对方法,差分对的优点有很多,尤其对“时序有要求的信号对”作用更为明显,但在“原...
+9
评分
回复
分享
willansb502
11个月前更新
116次阅读
关注
信号完整性之Cadence Sigrity 回路电感仿真操作流程
今天和大家分享的是Optimize PI仿真操作流程,主要是介绍回路电感的提取。
Optimize PI 是Sigrity公司专门针对电源网络目标优化...
+6
评分
回复
分享
ICMaker
11个月前更新
113次阅读
关注
Cadence Allegro PCB设计88问解析(十九) 之 Allegro中文字大小设置
在PCB投板之前,经常会进行丝印调整。当然有的单板设计,比如手机这种高密度单板是没有丝印的。但是在绝多数的PCB上是添加丝印的...
+1
评分
回复
分享
ICMaker
11个月前更新
112次阅读
关注
Allegro删除shape void操作方法
Allegro删除shape void操作方法在lay板过程中,要修改已经画好的板卡,器件一直无法删除某中间层,提示无法删除,该层有shape vo...
评分
回复
分享
ii1397
11个月前更新
106次阅读
关注
Cadence Allegro PCB设计88问解析(二十三) 之 Allegro中设置禁止走线打孔区域(添加Route keepout和Via keepout)
Route Keepout和Via Keepout是在PCB设计中经常遇到的两个概念,也就是禁止布线和打孔。一般我们在一些高速信号的连接器的焊盘下...
评分
回复
分享
ii1397
11个月前更新
103次阅读
关注
Cadence Allegro PCB设计88问解析(二十一) 之 Allegro中更新器件封装(Footprint)
一个学习信号完整性仿真的layout工程师今天和大家简单介绍Allegro中如何更新PCB封装,在我们导入原理图网表,PCB的封装是必不可...
+3
评分
回复
分享
ICMaker
11个月前更新
101次阅读
关注
Cadence Allegro16.6 PCB检查事项
在生成光绘文件之前,需要常规检查pcb板的相关事项目录1.检查器件是否全部放置完和连接是否全部连接。2.检查Dangling lines、Via...
评分
回复
分享
ICMaker
11个月前更新
98次阅读
关注
Allegro如何删除没有网络的走线、过孔。
(1)选择高亮图标(2) 左侧find栏,选择“Cline segs”和“Vias”,Find By Name栏选择“Net”,下方输入“dummy”,然后回车...
评分
回复
分享
willansb502
11个月前更新
97次阅读
关注
信号完整性之串扰仿真(一)
一、串扰仿真
以下Ansys SIwave 和Cadence Sigrity的串扰仿真操作流程,Cadence Sigrity 用到的组件是Power SI 和SPEED2000。可...
+10
评分
回复
分享
ICMaker
11个月前更新
86次阅读
关注
Cadence Allegro PCB设计88问解析(十四) 之 Allegro中库路径设置方法
大家在进行Layout设计时,最重要就是导入网表,放入元器件,然后进行走线。那其中的元器件就是今天和大家分享的一点,不管是阻容...
+3
评分
回复
分享
jenmyliu
11个月前更新
85次阅读
关注
allegro查找元器件_Allegro快速定位元件
本人在Allegro布局时要经常寻找一些元器件,每次选择后只是高亮显示被选中的元件,因为这个板的元器件数量太多而且各种颜色都有...
评分
回复
分享
inner
11个月前更新
83次阅读
关注
Allegro PCB如何显示管脚编号
显示器件管脚编号方法器件未显示管脚编号选择Display菜单下的Color/Visibility(颜色/可见性)或按设置的快捷键Alt+Ctrl+C跳出如下...
评分
回复
分享
Ordinary
11个月前更新
82次阅读
关注
Allegro使用Script录制快捷键,提高操作效率
Allegro中提高操作效率在layout过程中经常要设置一些参数或重复执行某些操作,如设置单位、颜色、查看Unconnected Pins Report等,每次都点来点去很浪费时间。所幸Allegro提供了Script功能,可以将这些操作录制成脚本,需要执行相应操作时Replay对应的脚本即...
评分
回复
分享
ICMaker
11个月前更新
81次阅读
关注
Cadence Allegro PCB设计88问解析(十七) 之 Allegro中焊盘的全连接和花焊盘
上一篇文章和大家分享了关于铜皮shape的一些基本操作。我们进行铺铜是为了连接网络(焊盘、过孔等),一般都是GND或者电源网络。Sh...
+3
评分
回复
分享
ICMaker
11个月前更新
79次阅读
关注
Cadence OrCAD:Net Group 使用
Cadence OrCAD:Net Group 使用软件版本:16.6-S062,装过一个Hotfix,因为早期版本中文显示有重叠的问题。先看一个从来没用过的...
+5
评分
回复
分享
jenmyliu
11个月前更新
79次阅读
关注
Allegro更改过孔网络
1.打开pcb界面,点击logic--Assign Net to Via...
在Options界面选择网络,然后点击需要更改的过孔。
2.如果在logic里没找到Assi...
评分
回复
分享
ICMaker
11个月前更新
78次阅读
关注
Cadence Allegro PCB设计88问解析(六) 之 Allegro中的XNet设置
在我们的进行layout设计时,尤其是在一些差分走线上,经常会遇到串联电阻或者电容的情况,可能在信号速率不高或者spec要求不严格...
+6
评分
回复
分享
willansb502
11个月前更新
78次阅读
关注
浅谈—IBIS入门理解
1.IBIS简介
IBIS(Input/Output Buffer Information Specification):输入输出缓冲器,是一个行为级模型,描述的是电压与电流、电...
+2
评分
回复
分享
jenmyliu
11个月前更新
78次阅读
关注
PCB板材组成详解
覆铜板,又名PCB基材(见下图)
将增强材料(玻璃纤维布)浸以环氧树脂(pp片),一面或两面覆以铜箔,经热压而成的一种板状材料,称为...
+3
评分
回复
分享
ii1397
11个月前更新
77次阅读
关注
Cadence Allegro PCB设计88问解析(二十六) 之 Allegro中快速连接近点飞线(Derive connectivity命令)
一个学习信号完整性的layout工程师
在进行设计PCB时,经常会复用之前的参考设计,或者将其中的某一模块copy过来。因为之前的设计...
评分
回复
分享
popomao
8个月前更新
77次阅读
关注
精
Allegro PCB中如何给单个焊盘添加十字花连接属性
十字花连接在PCB常规设计下,整板铜皮与焊盘的连接方式已经在Sbapa菜单栏下的Global Dynamic Shape Parameters选项下的Thermal r...
+3
评分
回复
分享
Cryingcat
9个月前更新
76次阅读
关注
精
Allegro PCB对多个元件整体移动
选中点击Edit中的Move(或者点击自定义的移动快捷键)
选择options中point的user pick,如下图所示:
左键框选多个元器件进行旋...
评分
回复
分享
ICMaker
11个月前更新
75次阅读
关注
Cadence Allegro PCB设计88问解析(四) 之 Allegro中快捷键Funckey与alias设置
Cadence Allegro是一款功能比较强大的软件,相比较其他的PCB设计软件来说,界面交互比较友好。其中的快捷键设置就是比较强大,我...
评分
回复
分享
ICMaker
11个月前更新
74次阅读
关注
allegro怎么让原理图和PCB交互布线
问题描述:在使用allegro对原理图进行PCB设计时,有时为了查找元器件方便,等等其它原因,我们可以设置原理图和PCB交互布线。基...
+5
评分
回复
分享
jenmyliu
11个月前更新
74次阅读
关注
Allegro如何更改过孔的网络
Allegro如何更改过孔网络
在用Allegro进行PCB设计过程中,有时候需要改变过孔的网络。
如果用删除再重新打过孔的方式就显的比较...
评分
回复
分享
ii1397
11个月前更新
71次阅读
关注
Cadence Allegro PCB设计88问解析(二十五) 之 Allegro中交换pin网络(交换器件引脚)
一个学习信号完整性的layout工程师
在layout设计中经常会有一些mipi或者lvds等差分走线,往往都是信号的一段是主控器件,另一端...
评分
回复
分享
willansb502
11个月前更新
70次阅读
关注
AD 差分线规则设置 – MyBooks – 博客园
首先在原理图中将差分线对用差分符号进行标记,place -> Directives ->Differerntial Pair,放置在差分线上,
注意网络命...
+22
评分
回复
分享
jenmyliu
11个月前更新
66次阅读
关注
Allegro技巧:删除dangling线
在PCB布线结束之后,一项重要的检查内容就是检查是否有多余的悬吊线和过孔。通过Tools-Quick reports中的dangling lines, vias and Antenna Report项来进行检查。一般来说我们只需要关注前两项即可,第三项不需要过多考虑,去除的必要性不大,成本很高。
这里...
评分
回复
分享
上一页
1
2
3
4
5
…
7
下一页
2人已关注
分享
PCB设计
PCB(Printed Circuit Board,印制电路板)是电子设备的核心组成部分,用于机械支撑和电气连接电子元器件。通过在绝缘基材上设计导电路径(铜箔线路)和焊盘,PCB将元器件连接成一个完整的电路系统。PCB设计是将电路原理图转化为实际可制造的电路板的过程,涉及原理图绘制、布局布线、信号完整性分析以及生产文件生成等环节。优秀的PCB设计不仅能提高电路性能,还能降低生产成本,广泛应用于消费电子、通信设备、汽车电子等领域。
发布
关注
帖子
185
互动
4
阅读
2.6W+
搜索
开启精彩搜索
最新的帖子
在手机上浏览此页面
登录
没有账号?立即注册
邮箱
验证码
发送验证码
记住登录
账号密码登录
登录
用户名/手机号/邮箱
登录密码
记住登录
找回密码
|
免密登录
登录
注册
已有账号,立即登录
设置用户名
手机号或邮箱
验证码
发送验证码
设置密码
重复密码
注册
注册即表示同意
用户协议
、
隐私声明
欢迎光临!
ChipDebug入站需知
本站无广告也无付费项目,如发现帐号发垃圾帖或评论的一律封号!
ChipDebug是一个芯片开发调试分享网站
欢迎您的到来!如果您没有帐户请先点击下方按钮进行
注册
登录
注册
找回密码
积分规则