首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
发布
开通会员
开通黄金会员
全站资源约8折购买
部分内容免费阅读
VIP用户专属版块
开通黄金会员
开通钻石会员
全站资源约6折购买
部分内容免费阅读
VIP用户专属版块
一对一技术指导
开通钻石会员
开通会员 尊享会员权益
登录
注册
找回密码
首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
开通会员 尊享会员权益
登录
注册
找回密码
分享
FPGA CPLD
PCB设计
帖子 167
互动 1
阅读 6270
PCB(Printed Circuit Board,印制电路板)是电子设备的核心组成部分,用于机械支撑和电气连接电子元器件。通过在绝缘基材上设计导电路径(铜箔线路)和焊盘,PCB将元器件连接成一个完整的电路系统。PCB设计是将电路原理图转化为实际可制造的电路板的过程,涉及原理图绘制、布局布线、信号完整性分析以及生产文件生成等环节。优秀的PCB设计不仅能提高电路性能,还能降低生产成本,广泛应用于消费电子、通信设备、汽车电子等领域。
超级版主
发布
全部
最新发布
最新回复
热门
精华
ICMaker
3个月前更新
27次阅读
关注
Cadence Allegro PCB设计88问解析(十四) 之 Allegro中库路径设置方法
大家在进行Layout设计时,最重要就是导入网表,放入元器件,然后进行走线。那其中的元器件就是今天和大家分享的一点,不管是阻容...
+3
评分
回复
分享
ii1397
3个月前更新
26次阅读
关注
Cadence Allegro PCB设计88问解析(二十三) 之 Allegro中设置禁止走线打孔区域(添加Route keepout和Via keepout)
Route Keepout和Via Keepout是在PCB设计中经常遇到的两个概念,也就是禁止布线和打孔。一般我们在一些高速信号的连接器的焊盘下...
评分
回复
分享
ICMaker
3个月前更新
26次阅读
关注
Cadence Allegro PCB设计88问解析(四) 之 Allegro中快捷键Funckey与alias设置
Cadence Allegro是一款功能比较强大的软件,相比较其他的PCB设计软件来说,界面交互比较友好。其中的快捷键设置就是比较强大,我...
评分
回复
分享
ICMaker
3个月前更新
26次阅读
关注
Cadence Allegro PCB设计88问解析(十七) 之 Allegro中焊盘的全连接和花焊盘
上一篇文章和大家分享了关于铜皮shape的一些基本操作。我们进行铺铜是为了连接网络(焊盘、过孔等),一般都是GND或者电源网络。Sh...
+3
评分
回复
分享
ii1397
3个月前更新
25次阅读
关注
Cadence Allegro PCB设计88问解析(三十二) 之 Allegro 中 Sub-Drawing的使用
一个学习信号完整性仿真的layout工程师
在进行PCB设计时,往往会复用一些其他单板的走线、布局、铺铜或者一些结构外形之类。只要...
+6
评分
回复
分享
willansb502
3个月前更新
25次阅读
关注
浅谈—IBIS入门理解
1.IBIS简介
IBIS(Input/Output Buffer Information Specification):输入输出缓冲器,是一个行为级模型,描述的是电压与电流、电...
+2
评分
回复
分享
jenmyliu
3个月前更新
25次阅读
关注
PCB板材组成详解
覆铜板,又名PCB基材(见下图)
将增强材料(玻璃纤维布)浸以环氧树脂(pp片),一面或两面覆以铜箔,经热压而成的一种板状材料,称为...
+3
评分
回复
分享
chipdebug
3个月前更新
24次阅读
关注
allegro显示管脚编号的三种方法
最麻烦的方法2. 跟上一种方法一样,只是开关更方便3. 先设置setup-->datatip-->customization然后
+3
评分
回复
分享
Ordinary
3个月前更新
24次阅读
关注
Allegro使用Script录制快捷键,提高操作效率
Allegro中提高操作效率在layout过程中经常要设置一些参数或重复执行某些操作,如设置单位、颜色、查看Unconnected Pins Report等,每次都点来点去很浪费时间。所幸Allegro提供了Script功能,可以将这些操作录制成脚本,需要执行相应操作时Replay对应的脚本即...
评分
回复
分享
Ordinary
3个月前发布
24次阅读
关注
ALLEGRO 问题累积 | 转载
一、群组布线;群组布线包括总线布线和一次布多外Trance.1.一次布多个Trance .鼠标左键进行选择多外PIN,或VIA. 同时可以在布线过程中用右键切换到单线模式。群组布线只能在一个层中, 不允许打过孔。也可以在群组布线过程中,右键,“CHANGE Control Trace”Ca...
评分
回复
分享
inner
3个月前更新
24次阅读
关注
Allegro PCB如何显示管脚编号
显示器件管脚编号方法器件未显示管脚编号选择Display菜单下的Color/Visibility(颜色/可见性)或按设置的快捷键Alt+Ctrl+C跳出如下...
评分
回复
分享
jenmyliu
3个月前更新
23次阅读
关注
allegro查找元器件_Allegro快速定位元件
本人在Allegro布局时要经常寻找一些元器件,每次选择后只是高亮显示被选中的元件,因为这个板的元器件数量太多而且各种颜色都有...
评分
回复
分享
wanakaka
3个月前更新
23次阅读
关注
Cadence Allegro Xnet的创建详细教程
Xnet是指在无源器件的两端,两个不同的网络,但是本质上其实是同一个网络的这种情况。比如一个源端串联电阻或者串容两端的网络。...
+2
评分
回复
分享
jenmyliu
3个月前更新
21次阅读
关注
浅谈Allegro进行DRC检查报错:Package to Package Spacing
Allegro设计PCB文件的时候,进行DRC检查,如果报错:Package to Package Spacing ,是否会影响实际使用,实践经验表明不影响。
1...
评分
回复
分享
willansb502
3个月前更新
21次阅读
关注
电源完整性之仿真设计原理
电源完整性(Power Integrity),简称为PI,也就是大家平常听说的PI。PCB板上的电源设计也是非常重要的,不当的设计也会引起很重...
+1
评分
回复
分享
ICMaker
3个月前更新
21次阅读
关注
Cadence Allegro PCB设计88问解析(六) 之 Allegro中的XNet设置
在我们的进行layout设计时,尤其是在一些差分走线上,经常会遇到串联电阻或者电容的情况,可能在信号速率不高或者spec要求不严格...
+6
评分
回复
分享
Ordinary
3个月前更新
20次阅读
关注
Allegro Class分类和Subclass应用
在Allegro软件中,Class和SubcClass是一个相对新的专业术语,这里单独拿一节出来给大家讲解一下。相信不少画过PCB的读者也许跟笔...
+18
评分
回复
分享
ICMaker
3个月前更新
20次阅读
关注
Allegro如何删除没有网络的走线、过孔。
(1)选择高亮图标(2) 左侧find栏,选择“Cline segs”和“Vias”,Find By Name栏选择“Net”,下方输入“dummy”,然后回车...
评分
回复
分享
ICMaker
3个月前更新
19次阅读
关注
Allegro-群组走线
一根一根走线嫌慢?那就多根线一起走解决方案:单击 Add Connect 图标如果几个走线是相邻的可以直接框选如果不相邻右键选择 Temp...
+7
评分
回复
分享
ICMaker
3个月前更新
19次阅读
关注
Cadence Allegro PCB中误删封装丝印如何恢复
今天教大家通过Allegro16.6版本中Refresh Symbol Instance功能更新封装。我们在设计项目过程中,有些时候由于误操作删除了元件封...
评分
回复
分享
jenmyliu
3个月前更新
19次阅读
关注
Allegro PCB对line等对象进行换层
使用change命令,在Find面板中勾选对象,例如是line,
在Options面板中的subclass中选择需要换层的对象:
注意上述方法只是针对C...
评分
回复
分享
willansb502
3个月前更新
18次阅读
关注
信号完整性之串扰仿真(一)
一、串扰仿真
以下Ansys SIwave 和Cadence Sigrity的串扰仿真操作流程,Cadence Sigrity 用到的组件是Power SI 和SPEED2000。可...
+10
评分
回复
分享
ICMaker
3个月前更新
18次阅读
关注
Cadence OrCAD:Net Group 使用
Cadence OrCAD:Net Group 使用软件版本:16.6-S062,装过一个Hotfix,因为早期版本中文显示有重叠的问题。先看一个从来没用过的...
+5
评分
回复
分享
popomao
25天前更新
18次阅读
关注
精
Allegro PCB中如何给单个焊盘添加十字花连接属性
十字花连接在PCB常规设计下,整板铜皮与焊盘的连接方式已经在Sbapa菜单栏下的Global Dynamic Shape Parameters选项下的Thermal r...
+3
评分
回复
分享
ICMaker
3个月前更新
17次阅读
关注
Allegro Find 属性说明
Groups(将1个或多个元件设定为同一组群)Comps(带有元件序号的Allegro元件)Symbols(所有电路板中的Allegro元件)Functions(一组元件中的一个元件)Nets(一条导线)Pins(元件的管脚)Vias(过孔或贯穿孔)Clines(具有电气特性的线段:导线到导线;导线到过...
1
回复
分享
willansb502
3个月前更新
17次阅读
关注
AD 差分线规则设置 – MyBooks – 博客园
首先在原理图中将差分线对用差分符号进行标记,place -> Directives ->Differerntial Pair,放置在差分线上,
注意网络命...
+22
评分
回复
分享
ii1397
3个月前更新
17次阅读
关注
Cadence Allegro PCB设计88问解析(二十五) 之 Allegro中交换pin网络(交换器件引脚)
一个学习信号完整性的layout工程师
在layout设计中经常会有一些mipi或者lvds等差分走线,往往都是信号的一段是主控器件,另一端...
评分
回复
分享
ICMaker
3个月前更新
17次阅读
关注
Cadence Allegro PCB设计88问解析(五) 之 Allegro中DXF的导入导出
在进行PCB设计时,需要考虑结构要求,其要求就会体现在结构文件中。一般Allegro软件的结构文件为DXF。DXF文件中包含PCB板外形,...
+2
评分
回复
分享
jenmyliu
3个月前更新
16次阅读
关注
AntiPad反焊盘越大,过孔阻抗跌落就越小
AntiPad反焊盘越大,过孔阻抗跌落就越小
AntiPad就是通常我们所说反焊盘。下图的为一对差分线过孔,在GND平面的图。
过孔到铜皮...
评分
回复
分享
ICMaker
3个月前更新
16次阅读
关注
allegro怎么让原理图和PCB交互布线
问题描述:在使用allegro对原理图进行PCB设计时,有时为了查找元器件方便,等等其它原因,我们可以设置原理图和PCB交互布线。基...
+5
评分
回复
分享
上一页
1
2
3
4
5
6
下一页
分享
PCB设计
PCB(Printed Circuit Board,印制电路板)是电子设备的核心组成部分,用于机械支撑和电气连接电子元器件。通过在绝缘基材上设计导电路径(铜箔线路)和焊盘,PCB将元器件连接成一个完整的电路系统。PCB设计是将电路原理图转化为实际可制造的电路板的过程,涉及原理图绘制、布局布线、信号完整性分析以及生产文件生成等环节。优秀的PCB设计不仅能提高电路性能,还能降低生产成本,广泛应用于消费电子、通信设备、汽车电子等领域。
发布
关注
帖子
167
互动
1
阅读
6270
搜索
开启精彩搜索
最新的帖子
在手机上浏览此页面
登录
没有账号?立即注册
邮箱
验证码
发送验证码
记住登录
账号密码登录
登录
用户名/手机号/邮箱
登录密码
记住登录
找回密码
|
免密登录
登录
注册
已有账号,立即登录
设置用户名
手机号或邮箱
验证码
发送验证码
设置密码
重复密码
注册
注册即表示同意
用户协议
、
隐私声明
欢迎光临!
ChipDebug入站需知
本站无广告也无付费项目,如发现帐号发垃圾帖或评论的一律封号!
ChipDebug是一个芯片开发调试分享网站
欢迎您的到来!如果您没有帐户请先点击下方按钮进行
注册
登录
注册
找回密码
积分规则