首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
发布
开通会员
开通黄金会员
全站资源约8折购买
部分内容免费阅读
VIP用户专属版块
开通黄金会员
开通钻石会员
全站资源约6折购买
部分内容免费阅读
VIP用户专属版块
一对一技术指导
开通钻石会员
开通会员 尊享会员权益
登录
注册
找回密码
首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
开通会员 尊享会员权益
登录
注册
找回密码
分享
FPGA CPLD
PCB设计
帖子 157
互动 1
阅读 3878
PCB(Printed Circuit Board,印制电路板)是电子设备的核心组成部分,用于机械支撑和电气连接电子元器件。通过在绝缘基材上设计导电路径(铜箔线路)和焊盘,PCB将元器件连接成一个完整的电路系统。PCB设计是将电路原理图转化为实际可制造的电路板的过程,涉及原理图绘制、布局布线、信号完整性分析以及生产文件生成等环节。优秀的PCB设计不仅能提高电路性能,还能降低生产成本,广泛应用于消费电子、通信设备、汽车电子等领域。
超级版主
发布
全部
最新发布
最新回复
热门
精华
jenmyliu
2个月前更新
14次阅读
关注
Allegro PCB对line等对象进行换层
使用change命令,在Find面板中勾选对象,例如是line,
在Options面板中的subclass中选择需要换层的对象:
注意上述方法只是针对C...
评分
回复
分享
jenmyliu
2个月前更新
20次阅读
关注
Allegro修改元件封装管脚序号
对于用Allegro画PCB来说,其中画元件封装是最头疼的事,100个芯片就有100种封装,况且要从焊盘画起,自从有了“封装生成器”,画...
+10
评分
回复
分享
ICMaker
2个月前更新
18次阅读
关注
Cadence Allegro PCB设计88问解析(十九) 之 Allegro中文字大小设置
在PCB投板之前,经常会进行丝印调整。当然有的单板设计,比如手机这种高密度单板是没有丝印的。但是在绝多数的PCB上是添加丝印的...
+1
评分
回复
分享
willansb502
2个月前更新
8次阅读
关注
信号完整性之Cadence Sigrity TDR仿真操作流程
今天和大家分享一下Cadence Sigrity TDR仿真操作流程,下面一起享受仿真的乐趣吧:
1. 打开SPEED2000,在Mode中选择TDR/TDT Mode...
+22
评分
回复
分享
ICMaker
2个月前更新
6次阅读
关注
Cadence Allegro如何批量快速剪断走线
问题描述:Cadence Allegro如何批量快速断走线。操作方法:1、选择菜单Manufacture——Drafing ——Delete by Rectangle,如图下...
评分
回复
分享
ICMaker
2个月前更新
11次阅读
关注
Cadence OrCAD:Net Group 使用
Cadence OrCAD:Net Group 使用软件版本:16.6-S062,装过一个Hotfix,因为早期版本中文显示有重叠的问题。先看一个从来没用过的...
+5
评分
回复
分享
jenmyliu
2个月前更新
3次阅读
关注
Allegro如何查看走线的宽度
1.设置想要显示的单位,mm或者mil
2.Find中勾选Cline segs,点击感叹号,双击走线,查看结果。
评分
回复
分享
jenmyliu
2个月前更新
12次阅读
关注
浅谈Allegro进行DRC检查报错:Package to Package Spacing
Allegro设计PCB文件的时候,进行DRC检查,如果报错:Package to Package Spacing ,是否会影响实际使用,实践经验表明不影响。
1...
评分
回复
分享
jenmyliu
2个月前更新
9次阅读
关注
Cadence Allegro PCB如何快速查找元器件
前言设计好的PCB我们能经常需要快速查找某个元器件。一、点击菜单栏的show element命令二、在find栏中输入要查找的器件勾选symbo...
评分
回复
分享
jenmyliu
2个月前更新
15次阅读
关注
allegro查找元器件_Allegro快速定位元件
本人在Allegro布局时要经常寻找一些元器件,每次选择后只是高亮显示被选中的元件,因为这个板的元器件数量太多而且各种颜色都有...
评分
回复
分享
jenmyliu
2个月前更新
3次阅读
关注
allegro设置自动保存方法
utosave:是否开启自动保存,若需要开启,请将其选中autosave_dbcheck:自动保存前是否进行dbcheck,选中保存时间可能会长...
评分
回复
分享
ICMaker
2个月前更新
26次阅读
关注
orCAD下绘制差分对方法推荐
本次推荐一种在orCAD下绘制差分对方法,差分对的优点有很多,尤其对“时序有要求的信号对”作用更为明显,但在“原理图环境”下...
+13
评分
回复
分享
jenmyliu
2个月前更新
2次阅读
关注
Allegro保存时会提示是否覆盖解决办法
allegro每次保存会提示是否覆盖,极为讨厌,可以在设置中将其关闭即可。方法如下:
评分
回复
分享
jenmyliu
2个月前更新
13次阅读
关注
Allegro PCB快速查找并定位元器件
Allegro PCB快速查找并定位元器件:
先点击菜单栏的i方框,即show element按钮,然后在find栏中输入要查找的器件,回车后会弹出一个对话框,把视图进行放大后点击origin-xy后面的坐标,鼠标就自动定位到元件处。
评分
回复
分享
jenmyliu
2个月前更新
6次阅读
关注
Allegro技巧:删除dangling线
在PCB布线结束之后,一项重要的检查内容就是检查是否有多余的悬吊线和过孔。通过Tools-Quick reports中的dangling lines, vias and Antenna Report项来进行检查。一般来说我们只需要关注前两项即可,第三项不需要过多考虑,去除的必要性不大,成本很高。
这里...
评分
回复
分享
jenmyliu
2个月前更新
5次阅读
关注
阻抗设计中注意事项
阻抗设计中注意事项
下图si9000微带线和带状线的模型图,只有我们真正的认识里面参数的含义才能计算出正确的阻抗。
1. W1下线宽...
+3
评分
回复
分享
wanakaka
2个月前更新
17次阅读
关注
Cadence Allegro Xnet的创建详细教程
Xnet是指在无源器件的两端,两个不同的网络,但是本质上其实是同一个网络的这种情况。比如一个源端串联电阻或者串容两端的网络。...
+2
评分
回复
分享
ii1397
2个月前更新
39次阅读
关注
Cadence Allegro PCB设计88问解析(二十) 之 Allegro中格点设置(一)
一个学习信号完整性仿真的layout工程师布局是PCB设计中比较重要的一步,一个好的布局,不仅看起来美观而且也方便后期的走线,避...
+3
评分
回复
分享
willansb502
2个月前更新
23次阅读
关注
信号完整性之Cadence Sigrity 回路电感仿真操作流程
今天和大家分享的是Optimize PI仿真操作流程,主要是介绍回路电感的提取。
Optimize PI 是Sigrity公司专门针对电源网络目标优化...
+6
评分
回复
分享
jenmyliu
2个月前更新
50次阅读
关注
usb3.0信号的仿真和布线设计要求
usb3.0信号速率为5Gbps,相对于usb2.0高速信号480Mbps来说几乎是10倍的增长。采用的8b/10b的编码方式,这种编码方式只有80%的效...
+16
评分
回复
分享
wanakaka
2个月前更新
112次阅读
关注
AD20差分线等长布线的方法
AD20差分线等长布线的方法 一、 设置差分线 前提 原理图 PCB 二、 等长等距设置
一、 设置差分线
前提
差分线的设置仅仅是为了在...
+5
评分
回复
分享
ii1397
2个月前更新
28次阅读
关注
Cadence Allegro PCB设计88问解析(二十一) 之 Allegro中更新器件封装(Footprint)
一个学习信号完整性仿真的layout工程师今天和大家简单介绍Allegro中如何更新PCB封装,在我们导入原理图网表,PCB的封装是必不可...
+3
评分
回复
分享
ICMaker
2个月前更新
6次阅读
关注
Cadence Allegro如何设置差分对
PCB布线中,有着许多需要注意的点,比如:1.高频时钟线需要蛇形走线2.有些信号线需要设置差分对,差分走线今天就来说一说如何在P...
+1
评分
回复
分享
willansb502
2个月前更新
5次阅读
关注
刘小同学 常谈 之 参考平面对于layout影响
我们常说的layout走线需要参考平面,是地平面还是电源平面或者其他,是完整还是不完整,有何影响,以下小小的仿真演示一下:
1....
+5
评分
回复
分享
wanakaka
2个月前更新
38次阅读
关注
AD等长设计及xSignal设置
AD等长设计
工具介绍
xSignal Wizard在单一源元件和多个目标元件之间创建xSignal。Wizard使用一种面向元件的方法识别潜在的xSign...
+17
评分
回复
分享
ICMaker
2个月前更新
5次阅读
关注
Allegro学习笔记
Find栏对象含义:Symbols:器件;Nets:网络;Pins:封装的管脚;Vias:过孔;Clines:一整段连续的电气走线;Lines:一整段连续的丝印走线;Shapes:铜皮;Voids:被挖的铜皮区域轮廓;Cline segs:一小段电气走线;Other segs:一小段丝印走线;DRC errors...
评分
回复
分享
ICMaker
2个月前更新
38次阅读
关注
Cadence Allegro PCB设计88问解析(二十八) 之 Allegro中使用Anti Etch分割平面
最近看到关于Anti Etch的设置,因为本人之前在layout设计是使用过这个命令。后来去到别的公司就不用了,从网上看到说这个命令是...
+2
评分
回复
分享
ii1397
2个月前更新
23次阅读
关注
Cadence Allegro PCB设计88问解析(二十二) 之 Allegro中放入元器件
第一步:添加版外形outline我们在放入元器件之前要有一个outline,以便于器件摆放。如果我们有结构给的图纸外形,可以按照他们的...
评分
回复
分享
ICMaker
2个月前更新
6次阅读
关注
Cadence Allegro PCB中误删封装丝印如何恢复
今天教大家通过Allegro16.6版本中Refresh Symbol Instance功能更新封装。我们在设计项目过程中,有些时候由于误操作删除了元件封...
评分
回复
分享
willansb502
2个月前更新
6次阅读
关注
刘小同学 常谈 之 为什么不建议晶振放在板边
为什么不建议晶振放在板边
辐射原理:从PCB布局可以看出,如果晶体正好布置在了PCB边缘,当产品放置与辐射发射的测试环境中时,...
评分
回复
分享
上一页
1
2
3
4
…
6
下一页
分享
PCB设计
PCB(Printed Circuit Board,印制电路板)是电子设备的核心组成部分,用于机械支撑和电气连接电子元器件。通过在绝缘基材上设计导电路径(铜箔线路)和焊盘,PCB将元器件连接成一个完整的电路系统。PCB设计是将电路原理图转化为实际可制造的电路板的过程,涉及原理图绘制、布局布线、信号完整性分析以及生产文件生成等环节。优秀的PCB设计不仅能提高电路性能,还能降低生产成本,广泛应用于消费电子、通信设备、汽车电子等领域。
发布
关注
帖子
157
互动
1
阅读
3878
搜索
开启精彩搜索
最新的帖子
在手机上浏览此页面
登录
没有账号?立即注册
邮箱
验证码
发送验证码
记住登录
账号密码登录
登录
用户名/手机号/邮箱
登录密码
记住登录
找回密码
|
免密登录
登录
注册
已有账号,立即登录
设置用户名
手机号或邮箱
验证码
发送验证码
设置密码
重复密码
注册
注册即表示同意
用户协议
、
隐私声明
欢迎光临!
ChipDebug入站需知
本站无广告也无付费项目,如发现帐号发垃圾帖或评论的一律封号!
ChipDebug是一个芯片开发调试分享网站
欢迎您的到来!如果您没有帐户请先点击下方按钮进行
注册
登录
注册
找回密码
积分规则