首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
发布
开通会员
开通黄金会员
全站资源约8折购买
部分内容免费阅读
VIP用户专属版块
开通黄金会员
开通钻石会员
全站资源约6折购买
部分内容免费阅读
VIP用户专属版块
一对一技术指导
开通钻石会员
开通会员 尊享会员权益
登录
注册
找回密码
首页
交流分享
积分规则
创作分成
隐私政策
免责声明
电子工程师在线工具
New
开通会员 尊享会员权益
登录
注册
找回密码
分享
FPGA CPLD
PCB设计
帖子 185
互动 4
关注 1
PCB(Printed Circuit Board,印制电路板)是电子设备的核心组成部分,用于机械支撑和电气连接电子元器件。通过在绝缘基材上设计导电路径(铜箔线路)和焊盘,PCB将元器件连接成一个完整的电路系统。PCB设计是将电路原理图转化为实际可制造的电路板的过程,涉及原理图绘制、布局布线、信号完整性分析以及生产文件生成等环节。优秀的PCB设计不仅能提高电路性能,还能降低生产成本,广泛应用于消费电子、通信设备、汽车电子等领域。
超级版主
发布
全部
最新发布
最新回复
热门
精华
ICMaker
8个月前更新
90次阅读
关注
Allegro删除shape void操作方法
Allegro删除shape void操作方法在lay板过程中,要修改已经画好的板卡,器件一直无法删除某中间层,提示无法删除,该层有shape vo...
评分
回复
分享
ICMaker
8个月前更新
33次阅读
关注
Cadence Allegro PCB中误删封装丝印如何恢复
今天教大家通过Allegro16.6版本中Refresh Symbol Instance功能更新封装。我们在设计项目过程中,有些时候由于误操作删除了元件封...
评分
回复
分享
ii1397
8个月前更新
51次阅读
关注
Cadence Allegro PCB设计88问解析(二十五) 之 Allegro中交换pin网络(交换器件引脚)
一个学习信号完整性的layout工程师
在layout设计中经常会有一些mipi或者lvds等差分走线,往往都是信号的一段是主控器件,另一端...
评分
回复
分享
ICMaker
8个月前更新
70次阅读
关注
Cadence Allegro16.6 PCB检查事项
在生成光绘文件之前,需要常规检查pcb板的相关事项目录1.检查器件是否全部放置完和连接是否全部连接。2.检查Dangling lines、Via...
评分
回复
分享
ICMaker
8个月前更新
131次阅读
关注
Cadence Allegro如何快速对齐器件
Cadence Allegro如何快速对齐器件PCB设计过程中有一个环节是器件布局,器件的布局不但考虑电路的连通性,同时也考虑美观性,艺术...
评分
回复
分享
ii1397
8个月前更新
62次阅读
关注
Cadence Allegro PCB设计88问解析(二十六) 之 Allegro中快速连接近点飞线(Derive connectivity命令)
一个学习信号完整性的layout工程师
在进行设计PCB时,经常会复用之前的参考设计,或者将其中的某一模块copy过来。因为之前的设计...
评分
回复
分享
jenmyliu
8个月前更新
569次阅读
关注
【Cadence】Allegro16.6过孔的基本操作
1.添加过孔
allegro没有单独 放过过孔的功能,只有布线的时候 双击添加过孔。或者通过复制粘贴方式放置。
如果在铺铜上添加过孔...
+2
评分
回复
分享
ICMaker
8个月前更新
10次阅读
关注
Allegro进行DRC检查如何定位坐标
1.进行DRC检查2.可以看到出问题的坐标,但是由于没有元器件,所以不知道具体位置在哪,可以先选择Add line,然后输入坐标即可定...
评分
回复
分享
ICMaker
8个月前更新
147次阅读
关注
Allegro 中利用Z-Copy命令绘制Route_Keepin/Route_Keepout等层的方法
1.若图形是闭合的,则可以直接用Z-Copy命令绘制,若图形不是闭合的,需要先利用Shape-Compose Shape命令将线段合成为一个完整闭...
评分
回复
分享
ii1397
8个月前更新
38次阅读
关注
Cadence Allegro PCB设计88问解析(二十七) 之 Allegro中dimension environment命令使用(添加及删除尺寸标注)
一个学习信号完整性仿真的layout工程师
在通常的设计中,一般会在outline的光绘层中添加单板或则拼版外形的尺寸大小。方便板厂人...
+5
评分
回复
分享
wanakaka
8个月前更新
427次阅读
关注
Allegro 设置Spacing间距规则汇总
废话不多说,直接上图说明:
因为allegro约束规则还是比较细致,特别是间距规则设置比较多,所以一定要搞明白。
1.差分对的对内...
+2
评分
回复
分享
ICMaker
8个月前更新
99次阅读
关注
Allegro如何检查过孔是否重叠的四种方法操作指导
Allegro如何检查过孔是否重叠的四种方法操作指导
Allegro可以检查过孔是否重叠,避免重孔的情况的出现,具体检查方法如下
一.非...
评分
回复
分享
jenmyliu
8个月前更新
19次阅读
关注
allegro如何实现 多个元件 整体旋转
点击Edit->Move 在Options中Rotation的Point选User Pick 右键选Term Group 通过鼠标框选和Ctrl配合,选好需整体旋转的器件后,右键->complete. 根据命令栏提示Pick orgion,左键选旋转中心 右键选rotate, 即可整体旋转
评分
回复
分享
ICMaker
8个月前更新
150次阅读
关注
Cadence Allegro 软件使用技巧_导入导出DXF
Allegro中导入导入导出DXF简介:
一. Allegro导入DXF文件:
在进行PCB设计时,需要考虑结构要求,其要求就会体现在结构文件中。...
+2
评分
回复
分享
jenmyliu
8个月前更新
106次阅读
关注
Allegro如何放置过孔并查看过孔参数
1.放置过孔
在布线模式下,双击鼠标左键,即可放置过孔
2.查看过孔参数
先在布局布线模式下的Find下选中Vias,然后再选中Tools-P...
+1
评分
回复
分享
ICMaker
8个月前更新
81次阅读
关注
Allegro过孔打在焊盘上(via与pad重叠),如何显示DRC错误?
把same net DRC打开,过孔在焊盘上有DRC出现
Set>Constraints...>点击Physical(lines/vias)rule set栏中的set valuses...按钮,将pad/pad direct connect设置成not allowed;
Set>Constraints...>点击Physical(lines/vias)rule set栏中的set DRC m...
评分
回复
分享
ICMaker
8个月前更新
42次阅读
关注
Allegro更改过孔网络
1.打开pcb界面,点击logic--Assign Net to Via...在Options界面选择网络,然后点击需要更改的过孔。2.如果在logic里没找到Assi...
评分
回复
分享
wanakaka
8个月前更新
379次阅读
关注
Cadence(九)17.4规则与间距设置
目录
1.布线规则
2.NECK走线
3.差分走线相关设置
+11
评分
回复
分享
Shurlormes
4个月前发布
9次阅读
关注
OrCAD Capture导出BOM可以区分空贴的方法
介绍一种新的导出BOM方法,新方法有个好处:原理图可根据symbol颜色直接看出哪些物料是空贴即DNS的,如下图灰色symbol,检查原理...
+20
评分
回复
分享
Shurlormes
1个月前更新
22次阅读
关注
Type-C的CC引脚确实设计得比较精妙
对于USB Type-C解决方案,连接器上的CC1和CC2引脚在源端与接收端之间承担连接建立与管理的关键功能。主要用于实现以下目标:检测...
评分
回复
分享
ICMaker
8个月前更新
68次阅读
关注
Allegro如何删除没有网络的走线、过孔。
(1)选择高亮图标(2) 左侧find栏,选择“Cline segs”和“Vias”,Find By Name栏选择“Net”,下方输入“dummy”,然后回车...
评分
回复
分享
ii1397
8个月前更新
125次阅读
关注
Cadence Allegro PCB设计88问解析(二十九) 之 Allegro中泪滴的使用
通常添加泪滴的目的是:在一些接插器件或者大焊盘的时候,增强信号线与焊盘之间的连接强度,提高可靠性;二是为了保持高速信号的...
+2
1
回复
分享
jenmyliu
8个月前更新
70次阅读
关注
Allegro如何更改过孔的网络
Allegro如何更改过孔网络
在用Allegro进行PCB设计过程中,有时候需要改变过孔的网络。
如果用删除再重新打过孔的方式就显的比较...
评分
回复
分享
ICMaker
8个月前更新
26次阅读
关注
Cadence Allegro PCB设计88问解析(一) 之 Allegro中placement model的创建
在刚开始接触PCB设计时,使用的是Allegro软件。在进行第一个板子设计时就遇到了这个布局的问题。导入网表之后,发现有好多的模块...
+4
评分
回复
分享
jenmyliu
8个月前更新
58次阅读
关注
Allegro更改过孔网络
1.打开pcb界面,点击logic--Assign Net to Via...
在Options界面选择网络,然后点击需要更改的过孔。
2.如果在logic里没找到Assi...
评分
回复
分享
ICMaker
8个月前更新
18次阅读
关注
Cadence Allegro 全部选中某net网络的过孔和只删除GND网络VIA过孔方法
评分
回复
分享
ICMaker
8个月前更新
19次阅读
关注
Allegro指定gerber生成路径
使用Allegro的高手一般都是一键生成gerber,对不熟练的使用者来说需要手动生成最后的gerber文件给板厂。Allegro生成Gerber数据时...
评分
回复
分享
ii1397
8个月前更新
189次阅读
关注
Cadence Allegro PCB设计88问解析(三十) 之 Allegro中 PCB的3D模型导出
在进行PCB投板之前,往往需要将PCB的结构发给结构的同事确认。一般会导出DXF和EMN文件,或者导出3D模型。3D模型包含版型、器件的...
+4
评分
回复
分享
ICMaker
8个月前更新
1538次阅读
关注
Cadence Allegro PCB设置封装库路径的方法与环境变量设置
库路径设置1.在“Setup”下拉栏下选择最后一项“User Preferences”,在“paths”中选择“Library”,里面有三个指标需要关心:...
+3
评分
回复
分享
ICMaker
32天前更新
8次阅读
关注
allegro忽略DRC和重新显示已忽略DRC
忽略DRC主要有两种情况:1.这些DRC错误是因为约束管理器的设置不合理,存在不影响制板2.分批处理DRC,隐藏当前暂时不进行解决的DR...
+5
评分
回复
分享
上一页
1
2
3
4
5
6
7
下一页
1人已关注
分享
PCB设计
PCB(Printed Circuit Board,印制电路板)是电子设备的核心组成部分,用于机械支撑和电气连接电子元器件。通过在绝缘基材上设计导电路径(铜箔线路)和焊盘,PCB将元器件连接成一个完整的电路系统。PCB设计是将电路原理图转化为实际可制造的电路板的过程,涉及原理图绘制、布局布线、信号完整性分析以及生产文件生成等环节。优秀的PCB设计不仅能提高电路性能,还能降低生产成本,广泛应用于消费电子、通信设备、汽车电子等领域。
发布
关注
帖子
185
互动
4
阅读
2W+
搜索
开启精彩搜索
最新的帖子
在手机上浏览此页面
登录
没有账号?立即注册
邮箱
验证码
发送验证码
记住登录
账号密码登录
登录
用户名/手机号/邮箱
登录密码
记住登录
找回密码
|
免密登录
登录
注册
已有账号,立即登录
设置用户名
手机号或邮箱
验证码
发送验证码
设置密码
重复密码
注册
注册即表示同意
用户协议
、
隐私声明
欢迎光临!
ChipDebug入站需知
本站无广告也无付费项目,如发现帐号发垃圾帖或评论的一律封号!
ChipDebug是一个芯片开发调试分享网站
欢迎您的到来!如果您没有帐户请先点击下方按钮进行
注册
登录
注册
找回密码
积分规则